特許
J-GLOBAL ID:200903009155871345

フォルトトレラント・コンピュータ・システムにおける障害モジュール位置

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹
公報種別:公開公報
出願番号(国際出願番号):特願平9-211416
公開番号(公開出願番号):特開平10-116258
出願日: 1997年06月30日
公開日(公表日): 1998年05月06日
要約:
【要約】【課題】 フォールト・トレラント・コンピュータ・システム中で障害のあるモジュールの位置を突き止める機構を提供する。【解決手段】 いくつかのロックステップ・サブシステムを含む。これらのサブシステムは個々に、内部モジュールの動作の実際の比較を可能にするためのデータ圧縮に使用する並列入力シグネチャ生成器と、ロックステップ・サブシステムの内部モジュールの出力を記憶する論理解析器とを含む。同期はずれ事象が起こった後、論理解析器のトレースを自動的に探索して、動作中の第1差分の位置を突き止め、どの内部モジュールが障害のある出力を与えたかを判別し、続いてそのモジュールを故障であると標識する。
請求項(抜粋):
入力および出力を備えた少なくとも1つのモジュールと、並列入力および少なくとも1つの出力を備えるシグネチャ生成器であって、個々のモジュールの前記入力および/または出力からの信号を受信するようにその入力が接続され、その入力が受信した信号の関数である圧縮シグネチャをその出力で生成するシグネチャ生成器と、個々のモジュールの前記入力および/または出力からの信号を受信し、記憶するように接続された論理解析器とを含む、ロックステップ方式で動作可能な複数の同じサブシステムを含むフォールト・トレラント・コンピュータ・システム用のサブシステム。
IPC (2件):
G06F 15/16 460 ,  G06F 11/18 310
FI (2件):
G06F 15/16 460 Z ,  G06F 11/18 310 D
引用特許:
審査官引用 (2件)

前のページに戻る