特許
J-GLOBAL ID:200903009845220436

液晶表示装置および液晶パネル

発明者:
出願人/特許権者:
代理人 (1件): 佐々木 聖孝
公報種別:公開公報
出願番号(国際出願番号):特願平10-175427
公開番号(公開出願番号):特開平11-352464
出願日: 1998年06月08日
公開日(公表日): 1999年12月24日
要約:
【要約】 (修正有)【課題】 薄膜トランジスタ(TFT)型の液晶表示装置において信号線ドライバの負担軽減とドット反転を同時に実現する。【解決手段】 各列(たとえばj列)において、全ての画素電極...Pi-1,j ,Pi,j ,Pi+1,j ...が、それぞれ対応するTFT...TFTi-1,j ,TFTi,j ,TFTi-1,j ...を介して各列の信号線...Xj-1 ,Xj ,Xj+1 ...に接続する。各行(たとえばi行)においては、奇数列...,(j-1),(j+1)...に属する各TFTの制御端子が後隣のゲート線Yi に接続され、偶数列...,(j-2),j,(j+2)...に属する各TFTの制御端子が前隣のゲート線Yi-1 に接続する。また、奇数列...,に属する各画素電極...Pi,j-1 ,Pi,j+1 ...が各対応する信号蓄積補助容量CS を介して前隣のゲート線Yi-1 に電気的に接続し、偶数列...,に属する各画素電極...Pi,j-2 ,Pi,j ,Pi,j+2 ...が後隣のゲート線Yi+1 に接続する。
請求項(抜粋):
マトリクス状に配置された複数の画素電極と1つの対向電極との間に液晶が充填され、各列において全ての画素電極がそれぞれ対応する薄膜トランジスタを介して各列分の信号線に電気的に接続され、各行において、奇数列に属する各々の前記薄膜トランジスタの制御端子が一方の隣の行と共有するゲート線に電気的に接続されるとともに、偶数列に属する各々の前記薄膜トランジスタの制御端子が他方の隣の行と共有するゲート線に電気的に接続され、奇数列に属する各々の前記画素電極が各対応する信号蓄積補助容量を介して前記他方の隣の行と共有するゲート線に電気的に接続されるとともに、偶数列に属する各々の前記画素電極が各対応する信号蓄積補助容量を介して前記一方の隣の行と共有するゲート線に電気的に接続されている液晶パネル。
IPC (3件):
G02F 1/133 550 ,  G02F 1/136 500 ,  G09G 3/36
FI (3件):
G02F 1/133 550 ,  G02F 1/136 500 ,  G09G 3/36
引用特許:
審査官引用 (8件)
全件表示

前のページに戻る