特許
J-GLOBAL ID:200903010090112822

レベルシフト回路、これを用いた信号ドライバおよび表示装置ならびに半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 井上 一 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-352447
公開番号(公開出願番号):特開平11-177409
出願日: 1997年12月05日
公開日(公表日): 1999年07月02日
要約:
【要約】 (修正有)【課題】 TFT等のオン電流が小さく、しきい値立ち上がりの悪いスイッチング素子を用いた場合や、低電圧により駆動した入力信号を入力する場合でも、確実迅速にレベルシフトを行う。【解決手段】 高電位側供給端子42と低電位側供給端子43間で直列に接続されたスイッチング素子p1,n1と、同様にそれと並列に接続されたスイッチング素子p2,n2とを有し、異なる電源電圧に対応した電圧振幅を持ち互いに逆位相の入力信号In1,In2を、異なるレベルの出力信号Out1,Out2に変換する。入力信号In1の変化に対応した信号を同位相の一方の出力端子31に伝達する伝達手段C1と、入力信号In2の変化に対応した信号を他方の出力端子30に伝達する伝達手段C2とを備える。
請求項(抜粋):
第1の電源電圧に対応した互いに逆位相の第1入力信号および第2入力信号が入力される第1入力端子および第2入力端子と、前記第1の電源電圧とは異なる第2の電源電圧の高電位側供給端子と低電位側供給端子との間で直列に接続された第1導電型の第1スイッチング素子および第2導電型の第2スイッチング素子と、前記第2の電源電圧の高電位側供給端子と低電位側供給端子との間で直列に接続された第1導電型の第3スイッチング素子および第2導電型の第4スイッチング素子とが、並列に接続されて形成されたスイッチング回路と、前記第1、第2スイッチング素子の接続部と、前記第3スイッチング素子の制御電極とに接続され、第1出力信号が出力される第1出力端子と、前記第3、第4スイッチング素子の接続部と、前記第1スイッチング素子の制御電極とに接続され、第2出力信号が出力される第2出力端子とを有し、前記第1入力端子は、前記第2スイッチング素子の制御電極に接続されてなり、前記第2入力端子は、前記第4スイッチング素子の制御電極に接続されてなり、前記第1および第2入力端子に入力された前記第1および第2入力信号を、前記第2の電源電圧に対応した前記第1および第2出力信号に変換するレベルシフト回路であって、前記第1入力端子に入力された信号の変化に対応した信号を第1伝達手段を介して前記第2出力端子に出力し、前記第2入力端子に入力された信号の変化に対応した信号を第2伝達手段を介して前記第1出力端子に出力することを特徴とするレベルシフト回路。
IPC (6件):
H03K 19/0185 ,  G09G 3/20 623 ,  G09G 3/36 ,  H01L 21/8238 ,  H01L 27/092 ,  H03K 5/02
FI (5件):
H03K 19/00 101 E ,  G09G 3/20 623 B ,  G09G 3/36 ,  H03K 5/02 L ,  H01L 27/08 321 L
引用特許:
審査官引用 (5件)
  • レベルシフタ回路
    公報種別:公開公報   出願番号:特願平9-169726   出願人:日本電気アイシーマイコンシステム株式会社
  • 特開平2-145018
  • 特開平3-034721
全件表示

前のページに戻る