特許
J-GLOBAL ID:200903061193603135

液晶表示装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 喜三郎 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-074220
公開番号(公開出願番号):特開平10-268254
出願日: 1997年03月26日
公開日(公表日): 1998年10月09日
要約:
【要約】【課題】 高電圧駆動回路と低電圧駆動回路とが共存するような駆動回路を備えるアクティブマトリクス基板を備える液晶表示装置において、高電圧駆動回路に用いるTFTの構造を最適化して、その信頼性を向上することのできる構成を提案すること。【解決手段】 液晶表示装置のアクティブマトリクス基板において、その駆動回路82、83を構成するオフセットゲート構造のTFTのうち、レベルシフタ85、89で12V駆動されるTFTのオフセット長は、その他の5V駆動されるTFTのオフセット長に比較して長くして、その信頼性を確保してある。
請求項(抜粋):
一対の基板間に液晶が封入されてなり、該一対の基板のうちの一方の基板上には、ゲート電極に対してゲート絶縁膜を介して対峙するチャネル領域、該チャネル領域に接続するソース・ドレイン領域、および前記ゲート電極の端部に前記ゲート絶縁膜を介して対峙するオフセット領域を備えるオフセットゲート構造の薄膜トランジスタを用いてデータ側または走査側の駆動回路が構成されてなる液晶表示装置において、前記駆動回路に用いた前記薄膜トランジスタのうち、高電圧駆動される薄膜トランジスタは、低電圧駆動される薄膜トランジスタのオフセット長より長いオフセット長を有していることを特徴とする液晶表示装置。
IPC (4件):
G02F 1/133 520 ,  G02F 1/133 550 ,  H01L 29/786 ,  H01L 21/336
FI (6件):
G02F 1/133 520 ,  G02F 1/133 550 ,  H01L 29/78 612 B ,  H01L 29/78 613 A ,  H01L 29/78 616 A ,  H01L 29/78 617 A
引用特許:
審査官引用 (3件)

前のページに戻る