特許
J-GLOBAL ID:200903010521383900

半導体集積回路セル

発明者:
出願人/特許権者:
代理人 (1件): 三好 秀和 (外7名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-313892
公開番号(公開出願番号):特開2002-124570
出願日: 2000年10月13日
公開日(公表日): 2002年04月26日
要約:
【要約】【課題】 セルベースLSIの設計時に、設計者がEMS対策用回路をマニュアルで配置、配線することなく且つチップサイズに影響することなく、EMS対策用回路を自動的に配置、配線きるようにすること。【解決手段】 半導体集積回路セルを、本来の機能を有する回路と前記回路の入力側に形成されたEMS対策用フィルタとにより構成し、即ち、セルにフィルタを内蔵することにより、セルベースLSIの設計時にEMS対策回路内臓のセルを自動配置、配線すればよく、これにより、設計者がEMS対策用回路をマニュアルで配置、配線する必要をなくして、設計作業効率を著しく向上させることができる。また、フィルタがセルに内蔵されて、EMS対策を施す回路に近接しているため、チップサイズに影響を与えることなく、常に確実にノイズ除去の効果を得ることができる。
請求項(抜粋):
本来の機能を有する回路と、前記回路の入力側に形成されたフィルタと、を具備することを特徴とする半導体集積回路セル。
IPC (4件):
H01L 21/82 ,  H01L 27/04 ,  H01L 21/822 ,  H03H 7/06
FI (4件):
H03H 7/06 ,  H01L 21/82 C ,  H01L 21/82 B ,  H01L 27/04 H
Fターム (20件):
5F038BH02 ,  5F038BH03 ,  5F038BH19 ,  5F038DF01 ,  5F038EZ09 ,  5F038EZ20 ,  5F064AA04 ,  5F064BB26 ,  5F064CC22 ,  5F064CC23 ,  5F064DD02 ,  5F064DD32 ,  5F064EE02 ,  5F064EE45 ,  5F064HH06 ,  5J024AA01 ,  5J024BA05 ,  5J024CA19 ,  5J024DA01 ,  5J024EA08
引用特許:
審査官引用 (4件)
  • 特開昭60-012741
  • 半導体集積回路装置
    公報種別:公開公報   出願番号:特願平8-236189   出願人:三菱電機株式会社
  • 集積回路
    公報種別:公開公報   出願番号:特願平5-203496   出願人:富士通テン株式会社
全件表示

前のページに戻る