特許
J-GLOBAL ID:200903012930754106
絶縁ゲートトランジスタ駆動回路
発明者:
,
,
出願人/特許権者:
代理人 (1件):
高田 守 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-217191
公開番号(公開出願番号):特開平9-065644
出願日: 1995年08月25日
公開日(公表日): 1997年03月07日
要約:
【要約】【課題】 コレクタ電流の遮断動作期間におけるサージ電圧を抑制しながらスイッチング損失を低減することができるIGBT駆動回路を実現する。【解決手段】 コレクタ電流の遮断過程をエミッタ-コレクタ間電圧回復期間とコレクタ電流遮断期間に分け、エミッタ-コレクタ間電圧回復期間にはゲート抵抗を小さくし、コレクタ電流遮断期間にはゲート抵抗を大きくすることによって遮断時間を短縮しスイッチング損失を低減するとともにサージ電圧を抑制する。
請求項(抜粋):
絶縁ゲートトランジスタの導通および遮断を制御するゲート信号をゲート抵抗回路を介して前記絶縁ゲートトランジスタのゲートに印加するとともに、前記絶縁ゲートトランジスタの動作状態を検出する動作状態検出手段を具備し、前記コレクタ電流の遮断過程において、前記動作状態検出手段の検出出力に基づいて、前記絶縁ゲートトランジスタの動作パラメータを調整する、動作パラメータ調整手段を有することを特徴とする絶縁ゲートトランジスタ駆動回路。
IPC (2件):
H02M 1/08 351
, H02M 7/537
FI (2件):
H02M 1/08 351 Z
, H02M 7/537 E
引用特許:
審査官引用 (3件)
-
IGBTゲート回路
公報種別:公開公報
出願番号:特願平4-141230
出願人:株式会社東芝
-
特開平2-266712
-
MOSゲートトランジスタの駆動回路
公報種別:公開公報
出願番号:特願平3-314568
出願人:東芝エフエーシステムエンジニアリング株式会社, 株式会社東芝
前のページに戻る