特許
J-GLOBAL ID:200903012941551533

電界プログラマブルフィルムをベースにしたメモリデバイス

発明者:
出願人/特許権者:
代理人 (2件): 千田 稔 ,  橋本 幸治
公報種別:公開公報
出願番号(国際出願番号):特願2005-083213
公開番号(公開出願番号):特開2005-307191
出願日: 2005年03月23日
公開日(公表日): 2005年11月04日
要約:
【課題】電界プログラマブルフィルムをベースにしたメモリデバイス【解決手段】電気活性部分に結合したポリマーを含む電界プログラマブルフィルムを本明細書において開示する。ポリマーおよびそのポリマーに結合している電気活性部分を含む組成物を基板上へ堆積する工程を含む電界プログラマブルフィルムの製造方法も本明細書において開示する。命令を実行するためのプロセッサ;および電界プログラマブルフィルムを含むメモリデバイスを含むデータ処理機であって、前記電界プログラマブルフィルムが電気活性部分に結合したポリマーを含み、さらに、前記メモリデバイスがその前記プロセッサと電気および/または光通信しているデータ処理機も本明細書において開示する。【選択図】なし
請求項(抜粋):
電気活性部分に結合したポリマーを含む電界プログラマブルフィルム。
IPC (6件):
C08J5/18 ,  C08G85/00 ,  C08K3/00 ,  C08L101/00 ,  H01L27/10 ,  H01L51/00
FI (6件):
C08J5/18 ,  C08G85/00 ,  C08K3/00 ,  C08L101/00 ,  H01L27/10 451 ,  H01L29/28
Fターム (70件):
4F071AA22 ,  4F071AA27 ,  4F071AA29 ,  4F071AA31 ,  4F071AA40 ,  4F071AA43 ,  4F071AA48 ,  4F071AA50 ,  4F071AA51 ,  4F071AA54 ,  4F071AA58 ,  4F071AA60 ,  4F071AA61 ,  4F071AA62 ,  4F071AA63 ,  4F071AA64 ,  4F071AA65 ,  4F071AA67 ,  4F071AA69 ,  4F071AB06 ,  4F071AB18 ,  4F071AH12 ,  4F071AH16 ,  4F071BA02 ,  4F071BB02 ,  4F071BC01 ,  4J002AA001 ,  4J002BB001 ,  4J002BD151 ,  4J002BG001 ,  4J002CB001 ,  4J002CF001 ,  4J002CG001 ,  4J002CH091 ,  4J002CJ001 ,  4J002CK011 ,  4J002CL001 ,  4J002CM021 ,  4J002CM041 ,  4J002CN031 ,  4J002CP031 ,  4J002CP091 ,  4J002DA066 ,  4J002DA076 ,  4J002DE046 ,  4J002GQ05 ,  4J031BA06 ,  4J031BA08 ,  4J031BA11 ,  4J031BA28 ,  4J031BA29 ,  4J031BB01 ,  4J031BB02 ,  4J031BB03 ,  4J031BB04 ,  4J031BB05 ,  4J031BD26 ,  4J031BD28 ,  4J031CA63 ,  4J031CA73 ,  5F083FZ10 ,  5F083GA10 ,  5F083HA06 ,  5F083HA10 ,  5F083JA21 ,  5F083JA36 ,  5F083PR23 ,  5F083ZA12 ,  5F083ZA13 ,  5F083ZA14
引用特許:
審査官引用 (4件)
全件表示
引用文献:
前のページに戻る