特許
J-GLOBAL ID:200903014140785578
回路シミュレーション用の抵抗網作成装置、及び抵抗網作成プログラム
発明者:
出願人/特許権者:
代理人 (1件):
工藤 実
公報種別:公開公報
出願番号(国際出願番号):特願2007-157335
公開番号(公開出願番号):特開2008-310562
出願日: 2007年06月14日
公開日(公表日): 2008年12月25日
要約:
【課題】配線パターンとビアの接続状態を最小限の数のノード及び抵抗によって正確に表現したシミュレーション用データを作成する技術を提供する。【解決手段】ビアとの接続位置情報を含む配線パターンのデータを取得し、前記配線パターンを矩形パターンに分割する分割部と、分割後の前記矩形パターンに対応するように、ノード及び抵抗を設定する分割パターン処理部と、設定したノード及び抵抗の位置を、抵抗網を特定する情報として出力する出力部と、を具備する。前記配線パターンは、X方向又はY方向に延びる辺によって表現され、前記分割部は、前記配線パターンの各辺をパターン内側に延ばした延長線により、前記配線パターンを前記矩形パターンに分割し、前記X方向と前記Y方向とは直交する方向である。【選択図】図18
請求項(抜粋):
ビアとの接続位置情報を含む配線パターンのデータを取得し、前記配線パターンを矩形パターンに分割する分割部と、
分割後の前記矩形パターンに対応するように、ノード及び抵抗を設定する分割パターン処理部と、
設定したノード及び抵抗の位置を、抵抗網を特定する情報として出力する出力部と、
を具備し、
前記配線パターンは、X方向又はY方向に延びる辺によって表現され、
前記分割部は、前記配線パターンの各辺をパターン内側に延ばした延長線により、前記配線パターンを前記矩形パターンに分割し、
前記X方向と前記Y方向とは直交する方向である
抵抗網作成装置。
IPC (2件):
FI (4件):
G06F17/50 662G
, H01L21/82 W
, G06F17/50 666L
, G06F17/50 666Z
Fターム (12件):
5B046AA08
, 5B046BA04
, 5B046JA04
, 5F064EE17
, 5F064EE22
, 5F064EE27
, 5F064EE42
, 5F064EE60
, 5F064HH01
, 5F064HH06
, 5F064HH09
, 5F064HH10
引用特許:
前のページに戻る