特許
J-GLOBAL ID:200903015509628877

メモリ要求の動的並べ替え

発明者:
出願人/特許権者:
代理人 (4件): 大塚 康徳 ,  高柳 司郎 ,  大塚 康弘 ,  木村 秀二
公報種別:公開公報
出願番号(国際出願番号):特願2004-043356
公開番号(公開出願番号):特開2004-252985
出願日: 2004年02月19日
公開日(公表日): 2004年09月09日
要約:
【課題】メモリシステム(150)に対するアクセス要求(25)を並べ替えてメモリシステム競合を減らすためのアービトレータ(24)を提供する。【解決手段】アービトレータは、アクセス要求(25)をバッファリングするためのトランザクション・バッファ(203)と、アービトレータ(24)によって発行されたアクセス要求をカウントするための出力カウンタ(207)と、少なくとも出力カウンタ(207)をトランザクション・バッファ(203)内のアクセス要求(25)にマッピングするためのマッピング・テーブル(211)と、メモリシステム競合が減る発行順にアクセス要求(25)をポイントするように、マッピング・テーブル(211)内のエントリを動的に並べ替える並べ替えユニット(225)とを含む。【選択図】図2
請求項(抜粋):
メモリシステム競合を減らすためメモリシステムに対するアクセス要求を並べ替えるアービトレータであって、 前記アクセス要求をバッファリングするためのトランザクション・バッファと、 アービトレータによって発行されたアクセス要求をカウントするための出力カウンタと、 少なくとも前記出力カウンタを前記トランザクション・バッファ内の前記アクセス要求にマッピングするためのマッピング・テーブルと、 メモリシステム競合が減る発行順序で前記アクセス要求をポイントするように、前記マッピング・テーブル内のエントリを動的に並べ替える並べ替えユニットと、 を備えることを特徴とするアービトレータ。
IPC (1件):
G06F12/00
FI (1件):
G06F12/00 571A
Fターム (2件):
5B060CA11 ,  5B060CD03
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る