特許
J-GLOBAL ID:200903015538367861

1ビット相関レイク受信機

発明者:
出願人/特許権者:
代理人 (1件): 園田 吉隆 (外1名)
公報種別:公表公報
出願番号(国際出願番号):特願2000-554062
公開番号(公開出願番号):特表2002-518871
出願日: 1999年06月08日
公開日(公表日): 2002年06月25日
要約:
【要約】この発明は、DS-CDMA受信機に関し、さらに詳細には、チップ間干渉を解消するためにパルス整合されたフィルタを提供する技術に関するものである。CDMAレイク受信機が使用される。従来のシステムが、入力信号にパルス整合フィルタを適用しているのに代えて、1ビットパルス整合フィルタが拡散シーケンス、好ましくは、擬似ノイズ(PN)シーケンスに適用され、必要なオーバサンプリング比までの補間を行う。フィルタは1ビット入力を有するので、乗算器を、より消費電力の少ない加算器に置き換えることができる。また、加算器の数は、従来技術における乗算器の数のように、オーバサンプリング比とともに増加することはない。
請求項(抜粋):
入力信号と、拡散シーケンスとフィルタリング手段とを具備し、 前記フィルタリング手段が、前記拡散シーケンスをフィルタリングすることを特徴とする相関受信機。
Fターム (2件):
5K022EE02 ,  5K022EE33
引用特許:
出願人引用 (8件)
全件表示
審査官引用 (1件)

前のページに戻る