特許
J-GLOBAL ID:200903015830302282

フラッシュコントローラのキャッシュ構造

発明者:
出願人/特許権者:
代理人 (1件): 井ノ口 壽
公報種別:公表公報
出願番号(国際出願番号):特願2007-502892
公開番号(公開出願番号):特表2007-528079
出願日: 2005年03月07日
公開日(公表日): 2007年10月04日
要約:
不揮発性メモリとホストとの間に置かれるバッファキャッシュは、異なる処理について動作するセグメントに区分されてもよい。キャッシュポリシーは、ライトスルー、書き込み、および先読みを含む。ライトスルーとライトバックポリシーは、速度を改善する。先読みキャッシュは、バッファキャッシュと不揮発性メモリとの間におけるバスのより効率的な使用を可能とする。動作(セッション)コマンドは、電力損失に対して保証することにより揮発性メモリにおけるデータ保持を可能とする。
請求項(抜粋):
不揮発性の非回転記憶媒体にデータを記憶する取り外し可能なメモリカードにおいて、 ホストインターフェイスと、 不揮発性メモリアレイと、 前記ホストインターフェイスと前記不揮発性メモリアレイと通信するバッファキャッシュであって、前記バッファキャッシュがデータを記憶する少なくとも第1の部分と第2の部分を有し、前記第1の部分が第1のポリシーを有し、前記第2の部分が第2のポリシーを有し、前記第1のポリシーおよび前記第2のポリシーが別個に選択されるバッファキャッシュと、 を備える取り外し可能なメモリカード。
IPC (2件):
G06F 12/08 ,  G06F 3/06
FI (6件):
G06F12/08 557 ,  G06F12/08 503Z ,  G06F12/08 503D ,  G06F12/08 505B ,  G06F12/08 511Z ,  G06F3/06 301S
Fターム (8件):
5B005MM23 ,  5B005NN22 ,  5B005PP02 ,  5B005PP03 ,  5B065BA05 ,  5B065CA40 ,  5B065CC03 ,  5B065CE14
引用特許:
出願人引用 (15件)
  • 米国特許第5,172,338号
  • 米国特許第5,712,180号
  • 米国特許第6,222,762号
全件表示
審査官引用 (7件)
全件表示

前のページに戻る