特許
J-GLOBAL ID:200903016678930864

DC-DCコンバータ回路

発明者:
出願人/特許権者:
代理人 (1件): 丸山 隆夫
公報種別:公開公報
出願番号(国際出願番号):特願平11-054671
公開番号(公開出願番号):特開2000-253648
出願日: 1999年03月02日
公開日(公表日): 2000年09月14日
要約:
【要約】【課題】 DC-DCコンバータを内蔵するICを複数個用いる際において、消費電力を低減するとともに昇圧電圧の電圧変動を抑える。【解決手段】 DC-DCコンバータを内蔵するICを2個使用する際において、コントロール回路3から出力されるクロック信号Fosc1をコントロール回路6で半周期遅延させることにより、DC-DCコンバータ4に対してDC-DCコンバータ7を相補的に動作させる。これにより、出力に出現するリプルを打ち消しあい、昇圧電圧VLCDの電圧変動を抑制させる。
請求項(抜粋):
DC-DCコンバータを内蔵するICを2つ用い、前記DC-DCコンバータから出力される昇圧電圧を分割してレベル電圧を生成するDC-DCコンバータ回路であって、所定のクロック信号により駆動される第1のDC-DCコンバータと、前記所定のクロック信号を生成する第1のコントロール手段と、前記第1のコントロール手段により生成される前記所定のクロック信号を入力し所定時間遅延させる第2のコントロール手段と、前記第2のコントロール手段において遅延されたクロック信号により駆動される第2のDC-DCコンバータと、を備えたことを特徴とするDC-DCコンバータ回路。
Fターム (4件):
5H730AA14 ,  5H730BB02 ,  5H730BB82 ,  5H730EE61
引用特許:
審査官引用 (3件)

前のページに戻る