特許
J-GLOBAL ID:200903017167709538
3端子レギュレータ
発明者:
,
出願人/特許権者:
代理人 (1件):
篠部 正治
公報種別:公開公報
出願番号(国際出願番号):特願平9-333842
公開番号(公開出願番号):特開平11-167422
出願日: 1997年12月04日
公開日(公表日): 1999年06月22日
要約:
【要約】【課題】省電力化、出力安定化および過熱破壊防止を図ることができる3端子レギュレータを提供すること。【解決手段】出力段回路1、帰還抵抗回路2、差動回路3および定電圧バイアス回路4で構成される従来回路に、出力段回路のMOSFETをバックゲート付きMOSFET(PM4)に取り替え、帰還インピーダンス切り換え回路5、負荷検出回路6、出力遮断回路7、定電流バイアス回路4に付加するバイアス回路4aおよび出力段回路1に接続する出力安定化コンデンサC3で構成される回路を付加する。
請求項(抜粋):
出力用MOSFETのドレインを出力段に出力コンデンサを備えた3端子レギュレータにおいて、出力用MOSFETはバックゲートを備え、電源電圧が前記出力コンデンサの端子電圧より低くなった場合、前記出力用MOSFETのバックゲートに前記出力コンデンサの端子電圧を印加することを特徴とする3端子レギュレータ。
引用特許:
審査官引用 (5件)
-
半導体集積回路装置
公報種別:公開公報
出願番号:特願平2-412111
出願人:株式会社日立製作所, 日立超エル・エス・アイ・エンジニアリング株式会社
-
特開昭63-307510
-
安定化電源回路及びそれを備えた充電回路
公報種別:公開公報
出願番号:特願平4-200142
出願人:ソニー株式会社
-
安定化電源回路
公報種別:公開公報
出願番号:特願平7-087340
出願人:富士通テン株式会社, ローム株式会社
-
特開平3-083110
全件表示
前のページに戻る