特許
J-GLOBAL ID:200903019693428511

位相比較回路、DLL回路および半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 石田 敬 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-092455
公開番号(公開出願番号):特開平10-285016
出願日: 1997年04月10日
公開日(公表日): 1998年10月23日
要約:
【要約】【課題】 電源投入時やパワーオンリセット時等において、DLL回路がロックアップするまでに長時間を要するという課題がある。【解決手段】 比較基準信号と比較対象信号との位相差に応じて所定の数のパルス信号を出力するように構成する。
請求項(抜粋):
比較基準信号と比較対象信号との位相差に応じて所定の数のパルス信号を出力するようにしたことを特徴とする位相比較回路。
引用特許:
出願人引用 (3件)

前のページに戻る