特許
J-GLOBAL ID:200903023500619088

高スループットの自己タイミングドミノ回路を提供する装置及び方法

発明者:
出願人/特許権者:
代理人 (1件): 上野 登
公報種別:公表公報
出願番号(国際出願番号):特願2000-560664
公開番号(公開出願番号):特表2002-520981
出願日: 1999年07月16日
公開日(公表日): 2002年07月09日
要約:
【要約】本発明の非同期回路系は、サイクル時間が短く、オーバヘッド待ち時間がゼロであるドミノ回路を提供する。データ経路回路の制御回路は、データ経路回路からの完了信号(Di)を使って該データ経路回路への要求信号(Di)を発生させることが可能である。かかる要求信号(Ri+1)は、また、前段の要求信号を基に発生させてもよい。ある段の完了信号(Di)を使って同じ段で用いる要求信号(Ri)を発生させることにより、非同期回路系の動作に要求されるな束縛を緩和することが可能になる。同様に、非同期回路系の前段からの要求信号(Ri+1)を使って、現段で用いる要求信号(Ri)を発生させることにより、非同期回路系の動作に要求される束縛を緩和することが可能になる。以上の技術により、オーバヘッドをゼロに保ったままサイクル時間を短縮することが可能になる。
請求項(抜粋):
非同期回路系を具体化するための装置であって、該装置は、 第1の要求信号に反応して、少なくとも1つの信号の処理完了時に第1の完了信号を発生させるように構成された現段データ経路要素と、 前記第1の完了信号に基づいて前記第1の要求信号を発生させるように構成された現段制御要素とを備える。
Fターム (9件):
5J056AA03 ,  5J056AA39 ,  5J056BB02 ,  5J056CC00 ,  5J056CC19 ,  5J056DD13 ,  5J056DD29 ,  5J056EE12 ,  5J056FF09
引用特許:
審査官引用 (8件)
全件表示

前のページに戻る