特許
J-GLOBAL ID:200903023783807594

デジタルフィルタ処理されたパルス幅変調

発明者:
出願人/特許権者:
代理人 (3件): 山本 秀策 ,  安村 高明 ,  森下 夏樹
公報種別:公表公報
出願番号(国際出願番号):特願2004-557157
公開番号(公開出願番号):特表2006-508607
出願日: 2003年11月04日
公開日(公表日): 2006年03月09日
要約:
デジタル-アナログ変換器(図1A)は、入力デジタルデータストリーム(101)を変調するノイズシェーピング変調器(102)と、変調器からの変調された出力ストリームからの中間データストリームをマルチプル生成する複数の出力要素(103)と、中間データストリームを合計して出力アナログストリームを生成する出力加算器(106)とを含む。ノイズシェーピング変換器は、出力要素のエッジ遷移レートのバランスを保ち、2つの選択された要素のエッジ遷移レートがほぼ等しくなるようにする。
請求項(抜粋):
入力デジタルデータストリームを変調するノイズシェーピング変調器と、 該変調器からの変調された出力ストリームからの複数の中間データストリームを生成する複数の出力要素と、 該中間データストリームを合計することにより出力アナログストリームを生成する出力加算器とを備え、 該ノイズシェーピング変調器が、2つの選択された要素のエッジ遷移レートがおよそ等しくなるように該出力要素のエッジ遷移レートのバランスをとる、デジタル-アナログ変換器。
IPC (2件):
H03M 7/32 ,  H03K 7/08
FI (2件):
H03M7/32 ,  H03K7/08 A
Fターム (10件):
5J064BA03 ,  5J064BA06 ,  5J064BB02 ,  5J064BB07 ,  5J064BC07 ,  5J064BC08 ,  5J064BC10 ,  5J064BC12 ,  5J064BC16 ,  5J064BD03
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る