特許
J-GLOBAL ID:200903024827534899

IPベースLSI設計システムおよび設計方法

発明者:
出願人/特許権者:
代理人 (1件): 前田 弘 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-327796
公開番号(公開出願番号):特開2001-142932
出願日: 1999年11月18日
公開日(公表日): 2001年05月25日
要約:
【要約】【課題】 IPベースのLSI設計において、設計工数を削減し、設計効率をより向上させる。【解決手段】 IPデータベース30はシステムレベル設計で用いられるシステムレベルIP31を備えている。システムレベルIP31において各IPA,Bは、処理アルゴリズム記述部33A,33Bと、入力データ構造定義部34A,34Bと、出力データ構造定義部35A,35Bとに分かれて記述されている。変換回路生成手段36は、アーキテクチャまたは機能設計においてデータ通信を行うIP間に通信チャネルを設ける際に、IPデータベース30を参照して通信チャネルとIPとの間にデータ変換回路を生成する。
請求項(抜粋):
IPベースのLSI設計システムであって、システムレベル設計において用いられるシステムレベルIPを有するIPデータベースを備え、前記システムレベルIPにおいて、各IPは、当該IPの処理アルゴリズムを記述する処理アルゴリズム記述部と、処理単位となる入力データの構造定義を表す入力データ構造定義部と、処理単位となる出力データの構造定義を表す出力データ構造定義部とに分かれて記述されていることを特徴とするIPベースLSI設計システム。
IPC (2件):
G06F 17/50 ,  H01L 21/82
FI (4件):
G06F 15/60 654 G ,  G06F 15/60 654 K ,  G06F 15/60 658 T ,  H01L 21/82 C
Fターム (10件):
5B046AA08 ,  5B046BA02 ,  5B046BA03 ,  5B046BA04 ,  5B046KA06 ,  5F064HH05 ,  5F064HH10 ,  5F064HH11 ,  5F064HH12 ,  5F064HH20
引用特許:
審査官引用 (3件)

前のページに戻る