特許
J-GLOBAL ID:200903006221834104

シフトレジスタ、駆動回路、電極基板及び平面表示装置

発明者:
出願人/特許権者:
代理人 (1件): 三好 秀和 (外7名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-116010
公開番号(公開出願番号):特開2002-313093
出願日: 2001年04月13日
公開日(公表日): 2002年10月25日
要約:
【要約】【課題】 複数のPMOS又はNMOSトランジスタで構成されたシフトレジスタに対し、パルスカットしたクロック信号を供給してシフト動作を行う場合において、安定した出力信号が得られるようにする。【解決手段】 出力ラインOUTの電圧レベルの変動によってノードn2の電位が変動することを防止する反転防止回路部(第7トランジスタT7と第8トランジスタT8)を接続し、クロック信号C1がLOWレベルになったときにノードn2をHIGHレベルに固定して、出力ラインOUTから供給される出力信号が完全なLOWレベルとなるようにした。
請求項(抜粋):
入力信号より位相遅延された第1クロック信号が入力される第1入力電極、出力電極及び第1制御電極を有する第1トランジスタと、第1電位電圧が供給される第2入力電極、前記出力電極及び第2制御電極を有する第2トランジスタとを含む出力回路部と、前記入力信号が入力される第3入力電極及び前記第1制御電極を有する第3トランジスタと、前記第2入力電極、前記第2制御電極及び前記第3入力電極を有する第4トランジスタとを含む入力回路部と、前記第1クロック信号より位相遅延された第2クロック信号が入力される第4入力電極及び前記第2制御電極を有する第5トランジスタと、前記第2入力電極、前記第1制御電極及び前記第2制御電極を有する第6トランジスタとを含むリセット回路部と、前記第2入力電極、第3制御電極及び前記第1制御電極を有する第7トランジスタと、前記第3制御電極、前記第2制御電極及び前記第1入力電極を有する第8トランジスタとを含む反転防止回路部と、を備えることを特徴とするシフトレジスタ。
IPC (6件):
G11C 19/00 ,  G02F 1/133 550 ,  G09G 3/20 622 ,  G09G 3/20 623 ,  G09G 3/30 ,  G09G 3/36
FI (6件):
G11C 19/00 J ,  G02F 1/133 550 ,  G09G 3/20 622 E ,  G09G 3/20 623 H ,  G09G 3/30 J ,  G09G 3/36
Fターム (19件):
2H093NC09 ,  2H093NC11 ,  2H093NC22 ,  2H093ND33 ,  5C006AF50 ,  5C006BC16 ,  5C006BC20 ,  5C006BF03 ,  5C006BF34 ,  5C006FA37 ,  5C080AA06 ,  5C080AA10 ,  5C080BB05 ,  5C080DD09 ,  5C080DD25 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る