特許
J-GLOBAL ID:200903025233982227

半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-295234
公開番号(公開出願番号):特開2002-110920
出願日: 2000年09月27日
公開日(公表日): 2002年04月12日
要約:
【要約】【課題】 回路が動作している場合のリーク電流を削減することが困難であった。【解決手段】 低リーク組合せ回路11、12は低閾値電圧のトランジスタにより構成された論理回路と、この論理回路に制御信号に応じてオン、オフされるトランジスタにより構成されている。制御信号EN1、EN2に応じて低リーク組合せ回路11、12の出力端に接続されたフリップフロップ回路13、14がデータを取り込む時のみ、制御信号EN1、EN2により低リーク組合せ回路11、12をアクティブとしている。したがって、低リーク組合せ回路11、12はデータを出力する時だけ電源が供給され、その他の時は電源が供給されていないため、リーク電流を削減することができる。
請求項(抜粋):
電源が供給された動作状態と、電源が遮断されたリーク低減状態とを制御信号に応じて切替え可能な組合せ回路と、前記組合せ回路の出力端に接続され、前記制御信号に応じて前記組合せ回路の出力信号を記憶するフリップフロップ回路とを有し、前記組合せ回路は、前記フリップフロップ回路が前記制御信号に応じて動作するとき、前記制御信号により動作状態に設定されることを特徴とする半導体集積回路。
IPC (3件):
H01L 27/04 ,  H01L 21/822 ,  H03K 19/00
FI (2件):
H03K 19/00 A ,  H01L 27/04 F
Fターム (11件):
5F038DF08 ,  5F038DF16 ,  5F038EZ20 ,  5J056AA00 ,  5J056BB17 ,  5J056BB49 ,  5J056CC03 ,  5J056DD13 ,  5J056DD18 ,  5J056DD44 ,  5J056GG04
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る