特許
J-GLOBAL ID:200903026789440071

AC結合回路

発明者:
出願人/特許権者:
代理人 (1件): 須山 佐一
公報種別:公開公報
出願番号(国際出願番号):特願平11-136414
公開番号(公開出願番号):特開2000-331425
出願日: 1999年05月17日
公開日(公表日): 2000年11月30日
要約:
【要約】【課題】 階段状の段差を持って変化する直流電位にAC成分が重畳されたDVD-RAMの再生信号に対し、前記直流電位の段差に同期した制御信号によって時定数を変え、直流電位の段差を除去する。【解決手段】 低速AC結合から高速AC結合に切り替わった瞬間に時定数を最小にし、その後、低速AC結合時の時定数になるまで、徐々に時定数を大きくする。高速から低速のAC結合に切り替わるときに、AC結合の時定数の変化がほとんどないので、DC段差を生じずに、しかも直流引き込みに要する時間を短縮できる。
請求項(抜粋):
階段状の段差を持って変化する直流電位にAC成分が重畳された再生信号の、前記直流電位の段差に同期した制御信号によって時定数を変え、前記直流電位の段差を除去するAC結合回路において、前記直流電位差が発生した直後の時定数を最小にし、その後徐々に時定数を大きくして、ある一定の時定数に収束させることを特徴とするAC結合回路。
IPC (3件):
G11B 20/10 321 ,  G11B 7/00 636 ,  H04L 25/02 303
FI (3件):
G11B 20/10 321 A ,  G11B 7/00 636 B ,  H04L 25/02 303 Z
Fターム (17件):
5D044AB05 ,  5D044AB07 ,  5D044BC06 ,  5D044CC04 ,  5D044FG05 ,  5D090AA01 ,  5D090BB04 ,  5D090CC04 ,  5D090EE13 ,  5K029AA01 ,  5K029AA11 ,  5K029BB01 ,  5K029CC07 ,  5K029DD02 ,  5K029HH01 ,  5K029JJ01 ,  5K029LL01
引用特許:
審査官引用 (3件)

前のページに戻る