特許
J-GLOBAL ID:200903027084629236

スクラッチパッドブロック

発明者:
出願人/特許権者:
代理人 (1件): 井ノ口 壽
公報種別:公表公報
出願番号(国際出願番号):特願2007-546731
公開番号(公開出願番号):特表2008-524705
出願日: 2005年12月01日
公開日(公表日): 2008年07月10日
要約:
ブロックの消去の最小単位を有するメモリアレイにおいて、後で他のブロックへ書き込まれるデータを記憶するためにスクラッチパッドブロックが使用される。データは、低い並列性でスクラッチパッドブロックへ書き込まれて、その後、高い密度で記憶されるように、高い並列性で他の位置に書き込まれてもよい。データは、他の場所により効率的に記憶することができるまで、スクラッチパッドブロック内に一時的に記憶されてもよい。これは、何らかの他のデータが受信された場合であってもよい。関連性のないデータが、スクラッチパッドブロックの同一ページ内に記憶されてもよい。
請求項(抜粋):
ブロックの消去最小単位とページのプログラミング最小単位とを有する不揮発性メモリアレイ内に、アドレス指定可能なデータの単位を記憶する方法であって、ページは、1つ以上のアドレス指定可能なデータの単位を含むとともにブロックよりも少ないデータを含む、方法において、 第1の並列性で第1のブロック内に複数のアドレス指定可能なデータの単位を書き込むステップと、 その後、複数のアドレス指定可能なデータの単位を第2のブロックへ複写するステップであって、前記単位は、第1の並列性よりも高い第2の並列性を有する書き込み動作で書き込まれる、ステップと、 その後、追加のアドレス指定可能なデータの単位を、複数のアドレス指定可能なデータの単位を含む第1のブロックへ書き込むステップと、 を含む方法。
IPC (3件):
G06F 12/00 ,  G06F 12/02 ,  G11C 16/02
FI (6件):
G06F12/00 560B ,  G06F12/00 542A ,  G06F12/00 597U ,  G06F12/02 530E ,  G06F12/02 510A ,  G11C17/00 601U
Fターム (20件):
5B060AA02 ,  5B060AA08 ,  5B060AA10 ,  5B060AB26 ,  5B082CA01 ,  5B082JA08 ,  5B125BA01 ,  5B125BA19 ,  5B125CA01 ,  5B125CA24 ,  5B125DB03 ,  5B125DC03 ,  5B125DE11 ,  5B125EA05 ,  5B125EA08 ,  5B125EF02 ,  5B125EK01 ,  5B125FA01 ,  5B125FA04 ,  5B125FA05
引用特許:
出願人引用 (21件)
  • 米国特許第5,070,032号
  • 米国特許第6,046,935号
  • 米国特許第6,522,580号
全件表示
審査官引用 (5件)
全件表示

前のページに戻る