特許
J-GLOBAL ID:200903028062503456

LDPCおよびインターリーブによるマルチレベル信号メモリ

発明者:
出願人/特許権者:
代理人 (6件): 龍華 明裕 ,  飯山 和俊 ,  明石 英也 ,  東山 忠義 ,  林 茂則 ,  高田 学
公報種別:公表公報
出願番号(国際出願番号):特願2009-502244
公開番号(公開出願番号):特表2009-531767
出願日: 2007年03月27日
公開日(公表日): 2009年09月03日
要約:
本発明の実施形態は、LDPCおよびインターリーブによるマルチレベル信号メモリを提供する。したがって、本発明のさまざまな実施形態は、複数のメモリセルを有するメモリブロックを備えるメモリ装置を提供する。各メモリセルは、マルチレベル信号により動作する。このようなメモリ装置は、メモリセルに書き込まれるデータ値をLDPC符号化する低密度パリティチェック(LDPC)コーダと、ビットインターリーブ符号化変調(BICM)をLDPC符号化データ値に適用することにより、BICM符号化データ値を生成するインターリーバとをさらに備える。他の実施形態も記載されかつ請求される。【選択図】図1
請求項(抜粋):
マルチレベル信号によりそれぞれ動作する複数のメモリセルを有するメモリブロックと、 前記メモリセルに書き込まれるデータ値をLDPC符号化する低密度パリティチェック(LDPC)コーダと、 前記LDPC符号化データ値にビットインターリーブ符号化変調(BICM)を適用することにより、BICM符号化データ値を生成するインターリーバと、 を備えるメモリ装置。
IPC (3件):
G06F 12/16 ,  H03M 13/19 ,  H03M 13/27
FI (3件):
G06F12/16 320A ,  H03M13/19 ,  H03M13/27
Fターム (8件):
5B018GA04 ,  5B018HA11 ,  5B018NA06 ,  5J065AC04 ,  5J065AD01 ,  5J065AD07 ,  5J065AG06 ,  5J065AH01
引用特許:
審査官引用 (3件)
引用文献:
審査官引用 (5件)
全件表示

前のページに戻る