特許
J-GLOBAL ID:200903029744811264

チャージポンプ回路、および、該チャージポンプ回路を有するPLL回路並びに半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 石田 敬 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-158013
公開番号(公開出願番号):特開平10-013221
出願日: 1996年06月19日
公開日(公表日): 1998年01月16日
要約:
【要約】【課題】 チャージポンプ回路、および、該チャージポンプ回路を有するPLL回路並びに半導体集積回路に関し、広範囲のVCO入力電圧においても安定なPLL動作を可能とし、且つ、データレート依存の小さい高速動作に適したチャージポンプ回路等の提供を目的とする。【解決手段】 第1の制御信号UPが制御電極に供給された第1のトランジスタTR1および第2の制御信号DNが制御電極に供給された第2のトランジスタTR4の間に第3のトランジスタTR2および電流源TR3を直列に接続し、第3のトランジスタTR2および電流源TR3の接続ノードN0から取り出される信号を低域フィルタ2を介して入力信号VCOinとして受け取り、該入力信号VCOinのレベルに応じた制御電圧を発生して第3のトランジスタTR3の制御電極に印加する制御電圧発生回路1を設けるように構成する。
請求項(抜粋):
第1の電源手段(VDD)に接続され、第1の制御信号(UP)が制御電極に供給された第1のトランジスタ(TR1)と、第2の電源手段(VSS)に接続され、第2の制御信号(DN)が制御電極に供給された第2のトランジスタ(TR4)と、前記第1のトランジスタおよび前記第2のトランジスタの間に直列に接続された第3のトランジスタ(TR2)および電流源(TR3)と、前記第3のトランジスタおよび前記電流源の接続ノード(N0)から取り出される信号を低域フィルタ(2)を介して入力信号(VCOin)として受け取り、該入力信号のレベルに応じた制御電圧を発生して前記第3のトランジスタ(TR2)の制御電極に印加する制御電圧発生回路(1)とを具備することを特徴とするチャージポンプ回路。
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る