特許
J-GLOBAL ID:200903031165822968

ソース結合形電流モード多値集積回路

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平6-130027
公開番号(公開出願番号):特開平7-336209
出願日: 1994年06月13日
公開日(公表日): 1995年12月22日
要約:
【要約】【目的】 高性能な電流モード多値集積回路を実現するために、その基本回路であるスレショルドディテクタを高速化し、記憶機能付加する。【構成】 スレショルドディテクタ内のスイッチ回路(24)を差動対(22)を用いたソース結合形回路により構成し、2線相補信号で動作させる。さらに、比較回路(23)とスイッチ回路(24)の間に記憶用パストランジスタ(25)、又はパスゲートを挿入し、2値CMOS回路のダイナミック記憶の原理でスレショルドディテクタに記憶機能を付加している。
請求項(抜粋):
スイッチ回路(7、14、16、24)を差動対(12、22、26)を設けたソース結合形回路により構成し、2線相補信号を用いて高速動作させる2線式スレショルドディテクタ。
IPC (3件):
H03K 19/20 101 ,  H01L 27/04 ,  H01L 21/822

前のページに戻る