特許
J-GLOBAL ID:200903033646440646

固体撮像装置

発明者:
出願人/特許権者:
代理人 (1件): 野田 茂
公報種別:公開公報
出願番号(国際出願番号):特願2002-028080
公開番号(公開出願番号):特開2003-230055
出願日: 2002年02月05日
公開日(公表日): 2003年08月15日
要約:
【要約】【課題】 画素サイズに影響する配線レイアウトを改善し、単位画素の微細化を達成でき、受光部の開口率を向上する。【解決手段】 固体撮像装置の各単位画素は、フォトダイオード1、転送トランジスタ2、増幅トランジスタ3、リセットトランジスタ4、駆動電源6を有する。また、信号配線は、転送制御線8、リセット制御線9、リセットドレイン線7、共通ドレイン制御線10、共通垂直(出力)信号線11を有する。このような画素構造において、転送制御線8とリセット制御線9は水平方向(第1方向)に配置されており、アドレス制御線10と垂直信号線11は垂直方向(第2方向)に配置されている。このように、1画素あたりの配線数は横方向も縦方向も2本ずつであり、バランスのよい配線によって画素サイズの縮小を図る。
請求項(抜粋):
2次元配列で複数の単位画素を配置した撮像領域を有し、少なくとも前記単位画素に、入射光の光量に応じた信号電荷を生成する光電変換素子と、前記光電変換素子の信号電荷を読み出して電荷検出部に転送する転送トランジスタと、前記電荷検出部の電位変動に対応する電気信号を出力する増幅トランジスタと、前記電気検出部の電位を所定の初期値にリセットするリセットトランジスタとを設けた固体撮像装置において、前記転送トランジスタのゲートを制御する転送制御線と前記リセットトランジスタのゲートを制御するリセット制御線が前記単位画素の2次元行列配置の第1方向に配置され、前記リセットトランジスタのドレイン電圧を制御するアドレス制御線と前記増幅トランジスタのソースに接続される出力信号線が前記単位画素の2次元行列配置の第2方向に接続されている、ことを特徴とする固体撮像装置。
IPC (2件):
H04N 5/335 ,  H01L 27/146
FI (2件):
H04N 5/335 U ,  H01L 27/14 A
Fターム (9件):
4M118AB01 ,  4M118BA14 ,  4M118CA02 ,  4M118DD09 ,  4M118FA06 ,  5C024CX32 ,  5C024CX41 ,  5C024GX03 ,  5C024HX40
引用特許:
出願人引用 (7件)
全件表示
審査官引用 (7件)
全件表示

前のページに戻る