特許
J-GLOBAL ID:200903034108765884

表示パネル

発明者:
出願人/特許権者:
代理人 (1件): 西教 圭一郎 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2002-279945
公開番号(公開出願番号):特開2003-228300
出願日: 2002年09月25日
公開日(公表日): 2003年08月15日
要約:
【要約】【課題】 入力リード配線を構成している複数の電極配線の膜剥がれを防止することができ、かつ製造工程数および製造コストを低減することができる表示パネルを提供する。【解決手段】 絶縁性基板1上に成膜したタンタル薄膜をパターニング処理して、入力リード配線21の最下層である第1層の電極配線2を形成した後、ゲート絶縁膜3としてSiNx膜を形成する。W1,W2,W3の幅を持った複数の電極配線部分の最大幅が300μm以下になるように、ゲート絶縁膜3上にITO(Indium Tin Oxide)膜から成る第2層の電極配線4、およびタンタル薄膜から成る第3層の電極配線5を積層形成する。このとき、第2層の電極配線4および第3層の電極配線5は、第1層の電極配線2の両幅のエッジ部分に重ならないように配置する。
請求項(抜粋):
絶縁性基板上に表示絵素に応じてマトリクス状に配線されたゲート電極配線およびソース電極配線と、前記ゲート電極配線および前記ソース電極配線で囲まれたそれぞれの領域に配置され、前記ゲート電極配線および前記ソース電極配線に電気的に接続されたスイッチング素子と、前記スイッチング素子によって選択駆動される絵素電極と、前記電極配線および前記絵素電極を駆動用電源に接続するための積層構造を有する入力リード配線とを備えた表示パネルにおいて、前記積層構造を有する入力リード配線は、2層以上の電極配線から成り、2層目以上のすべての電極配線は、最大幅が300μm以下の複数の並列配線から成ることを特徴とする表示パネル。
IPC (4件):
G09F 9/30 330 ,  G02F 1/1345 ,  G09F 9/35 ,  H05B 33/06
FI (4件):
G09F 9/30 330 Z ,  G02F 1/1345 ,  G09F 9/35 ,  H05B 33/06
Fターム (24件):
2H092GA34 ,  2H092GA42 ,  2H092GA44 ,  2H092HA12 ,  2H092HA18 ,  2H092HA28 ,  2H092NA18 ,  2H092NA27 ,  2H092NA30 ,  3K007AB05 ,  3K007AB11 ,  3K007BA06 ,  3K007CC05 ,  5C094AA25 ,  5C094AA31 ,  5C094AA42 ,  5C094AA43 ,  5C094AA44 ,  5C094BA03 ,  5C094BA43 ,  5C094CA19 ,  5C094EA04 ,  5C094EA07 ,  5C094JA08
引用特許:
出願人引用 (1件)
  • COG型液晶表示素子
    公報種別:公開公報   出願番号:特願平10-191673   出願人:シャープ株式会社
審査官引用 (4件)
全件表示

前のページに戻る