特許
J-GLOBAL ID:200903036133923055

蓄電素子の等価回路モデルを記録した記録媒体、導出プログラム、その記録媒体、導出装置、シミュレーションプログラム、その記録媒体、シミュレーション装置、設計方法、良否判断方法および良否判断装置

発明者:
出願人/特許権者:
代理人 (1件): 芝野 正雅
公報種別:公開公報
出願番号(国際出願番号):特願2004-220614
公開番号(公開出願番号):特開2006-038704
出願日: 2004年07月28日
公開日(公表日): 2006年02月09日
要約:
【課題】 コンデンサについての高精度で各構成部位と対応付けられた等価回路モデルを記録した記録媒体を提供する。【解決手段】周波数に応じて等価インピーダンスの実数部が測定インピーダンスの実数部に略一致するように変化する蓄電素子の等価回路モデルを記録したコンピュータ読取り可能な記録媒体は、第1の回路と、第1の回路に直列に接続される第2の回路とを備え、第1の回路は、第1の直列回路と第2の直列回路とを並列に接続した並列回路からなり、第1の直列回路は、第1の並列回路と第2の並列回路とを直列に接続した直列回路を含み、第1の並列回路は、第1の抵抗と、前記第1の抵抗に並列に接続された第1のインダクタンスとからなり、第2の並列回路は、第2の抵抗と、第2の抵抗に並列に接続された第1のキャパシタンスとからなり、第2の直列回路は、第3の抵抗と、第3の抵抗に直列に接続された第2のキャパシタンスからなる。【選択図】 図1
請求項(抜粋):
印加交流信号の周波数に応じて等価インピーダンスの実数部が測定インピーダンスの実数部に略一致するように変化する蓄電素子の等価回路モデルを記録したコンピュータ読取り可能な記録媒体であって、 前記等価回路モデルは、蓄電部に対応する第1の回路と、前記第1の回路に直列に接続され、端子部に対応する第2の回路とを備え、 前記第1の回路は、第1の直列回路と第2の直列回路とを並列に接続した並列回路からなり、 前記第1の直列回路は、第1の並列回路と第2の並列回路とを直列に接続した直列回路を含み、 前記第1の並列回路は、第1の抵抗と、前記第1の抵抗に並列に接続された第1のインダクタンスとからなり、 前記第2の並列回路は、第2の抵抗と、前記第2の抵抗に並列に接続された第1のキャパシタンスとからなり、 前記第2の直列回路は、第3の抵抗と、前記第3の抵抗に直列に接続された第2のキャパシタンスとを含む、等価回路モデルを記録したコンピュータ読取り可能な記録媒体。
IPC (1件):
G01R 27/02
FI (1件):
G01R27/02 A
Fターム (7件):
2G028AA01 ,  2G028BB06 ,  2G028CG08 ,  2G028DH05 ,  2G028DH14 ,  2G028FK03 ,  2G028FK09
引用特許:
出願人引用 (2件) 審査官引用 (3件)

前のページに戻る