特許
J-GLOBAL ID:200903038198763597

電子部品実装方法

発明者:
出願人/特許権者:
代理人 (1件): 石原 勝
公報種別:公開公報
出願番号(国際出願番号):特願平7-004785
公開番号(公開出願番号):特開平8-195548
出願日: 1995年01月17日
公開日(公表日): 1996年07月30日
要約:
【要約】【目的】 基板表面の狭ピッチの電極上に適正量のクリーム半田を確実に印刷塗布しかつリフロー後の半田による電極短絡を防止する。【構成】 電極2上にクリーム半田5を印刷塗布し、所定のリード6が対応する電極2上に載置されるように電子部品を基板1上に装着し、クリーム半田5をリフローする電子部品実装方法において、少なくとも電極2、2間に半田レジスト層3を形成して電極2上に千鳥状に幅広にクリーム半田5を印刷するか、又は電極2の形状を広幅部8と狭幅部9とを有する形状とするとともに広幅部8を千鳥状に配置してその広幅部8にクリーム半田5を印刷塗布し、N2 雰囲気でリフローする。又は、ビスマスを混合したクリーム半田を用いることにより大気雰囲気でリフローを行なう。
請求項(抜粋):
基板の電極上にマスクを用いてクリーム半田を印刷塗布する工程と、電子部品の所定のリードが対応する電極上に載置されるように電子部品を基板上に装着する工程と、クリーム半田をリフローする工程とを有する電子部品実装方法において、少なくとも電極間に半田レジスト層を形成した基板を用い、印刷塗布工程において電極上に千鳥状にクリーム半田を印刷塗布し、リフロー工程においてN2 雰囲気でリフローすることを特徴とする電子部品実装方法。
IPC (4件):
H05K 3/34 501 ,  H05K 3/34 502 ,  H05K 3/34 505 ,  H05K 3/34 507
引用特許:
審査官引用 (3件)

前のページに戻る