特許
J-GLOBAL ID:200903038288806988

半導体ロム装置

発明者:
出願人/特許権者:
代理人 (1件): 志賀 富士弥 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-142448
公開番号(公開出願番号):特開平10-334684
出願日: 1998年05月25日
公開日(公表日): 1998年12月18日
要約:
【要約】【課題】 半導体ロム装置を提供する。【解決手段】 本発明の半導体ロム装置は複数のメーンビットラインと、複数のサブビットラインと、サブビットライン中、二つの隣接したビットラインの間に並列に接続されるメモリセルを持つ少なくとも二つのアレイブロックと、サブビットラインの偶数番目その一段とその間に提供されるメーンビットラインの偶数番目その一段の間に接続される複数の第1選択スイッチ及び、アレイブロック中、一対の隣接した二つのアレイブロックの奇数番目サブビットラインが互いに電気的に接続され、サブビットライン中、奇数番目サブビットラインの間に提供される奇数番目メーンビットラインと各々の奇数番目メーンビットラインに隣接した二つの奇数番目サブビットラインの間に各々接続される複数の第2選択スイッチを含む。
請求項(抜粋):
第1ビットラインと、各々が複数の第2ビットラインと、この第2ビットラインのうちの二つの隣接したビットラインの間に並列に接続されるメモリセルを持つ少なくとも二つのアレイブロックと、前記第2ビットラインのうちの偶数番目の一段とそれの間に提供される第1ビットラインのうちの偶数番目の一段に接続される複数の第1選択スイッチと、前記アレイブロックのうちの一対の隣接した二つのアレイブロックの奇数番目第2ビットラインが互いに電気的に接続され、前記第2ビットラインのうちの奇数番目第2ビットラインの間に提供され、奇数番目第1ビットラインとこれらの奇数番目第1ビットラインに隣接した二つの奇数番目第2ビットラインの間に各々接続される複数の第2選択スイッチとを含む半導体ロム装置。
IPC (4件):
G11C 17/12 ,  G11C 16/06 ,  H01L 21/8246 ,  H01L 27/112
FI (3件):
G11C 17/00 304 B ,  G11C 17/00 634 A ,  H01L 27/10 433
引用特許:
出願人引用 (2件) 審査官引用 (2件)

前のページに戻る