特許
J-GLOBAL ID:200903038595454533
半導体集積回路装置
発明者:
出願人/特許権者:
代理人 (1件):
恩田 博宣
公報種別:公開公報
出願番号(国際出願番号):特願平10-285287
公開番号(公開出願番号):特開2000-114958
出願日: 1998年10月07日
公開日(公表日): 2000年04月21日
要約:
【要約】【課題】外部相補信号を増幅した内部相補信号に基づいて信号処理を行う信号処理回路を備えた半導体集積回路装置において、増幅時の内部相補信号の相対的なエッジのずれを防止して、正確な信号処理を行わせる。【解決手段】外部相補信号CLK ,CLK バーを応答した内部相補信号clkz,clkzバーを出力する入力回路は、第1,第2の差動増幅回路としての入力回路2d,2eで構成される。入力回路2dは、外部相補信号CLK ,CLK バーがそれぞれ入力される一対のトランジスタを備え、各トランジスタの動作に基づいて、出力ノードから増幅した内部正相信号clkzを出力する。入力回路2eは、外部相補信号CLK ,CLK バーがそれぞれ入力回路2dとは逆に入力される一対のトランジスタを備え、各トランジスタの動作に基づいて、入力回路2dの出力ノードに相当する出力ノードから増幅した内部逆相信号clkzバーを出力する。
請求項(抜粋):
外部相補信号に応答して内部正相信号及び内部逆相信号よりなる内部相補信号を出力する入力回路と、前記内部相補信号に基づいて信号処理を行う信号処理回路とを備えた半導体集積回路装置であって、前記入力回路を、前記外部相補信号がそれぞれ入力される一対のトランジスタを備え、各トランジスタの動作に基づいて、出力ノードから内部正相信号を出力する第1の差動増幅回路と、前記外部相補信号がそれぞれ入力される一対のトランジスタを備え、各トランジスタの動作に基づいて、出力ノードから前記内部正相信号とは位相が反転した内部逆相信号を出力する第2の差動増幅回路とで構成したことを特徴とする半導体集積回路装置。
IPC (3件):
H03K 19/0175
, H03K 5/151
, H03K 5/15
FI (3件):
H03K 19/00 101 K
, H03K 5/15 C
, H03K 5/15 G
Fターム (10件):
5J039EE23
, 5J039EE27
, 5J039KK18
, 5J056AA00
, 5J056AA01
, 5J056BB21
, 5J056CC14
, 5J056DD13
, 5J056DD28
, 5J056FF05
引用特許:
出願人引用 (5件)
-
特開平4-297119
-
差動増幅回路及びそれを用いた半導体記憶装置
公報種別:公開公報
出願番号:特願平7-321736
出願人:富士通株式会社
-
半導体集積回路
公報種別:公開公報
出願番号:特願平8-308089
出願人:富士通株式会社
-
半導体集積回路装置
公報種別:公開公報
出願番号:特願平8-342519
出願人:株式会社日立製作所
-
半導体装置
公報種別:公開公報
出願番号:特願平10-141245
出願人:富士通株式会社, 富士通ヴィエルエスアイ株式会社
全件表示
審査官引用 (5件)
-
特開平4-297119
-
差動増幅回路及びそれを用いた半導体記憶装置
公報種別:公開公報
出願番号:特願平7-321736
出願人:富士通株式会社
-
半導体集積回路
公報種別:公開公報
出願番号:特願平8-308089
出願人:富士通株式会社
-
半導体集積回路装置
公報種別:公開公報
出願番号:特願平8-342519
出願人:株式会社日立製作所
-
半導体装置
公報種別:公開公報
出願番号:特願平10-141245
出願人:富士通株式会社, 富士通ヴィエルエスアイ株式会社
全件表示
前のページに戻る