特許
J-GLOBAL ID:200903039065963409

減算回路

発明者:
出願人/特許権者:
代理人 (1件): ▲角▼谷 浩
公報種別:公開公報
出願番号(国際出願番号):特願2006-148410
公開番号(公開出願番号):特開2007-318645
出願日: 2006年05月29日
公開日(公表日): 2007年12月06日
要約:
【課題】 従来技術に係るピックアップ装置の減算回路では、各電流信号を電圧信号に変換した後に減算処理がされていた。このため、前記第1の光電流IP1と前記第2の光電流IP2とをそれぞれ電圧変換するために、前記第1のオペアンプ5と前記第2のオペアンプ6とがそれぞれ必要となり、減算回路に必要なレイアウト面積が大きかった。【解決手段】 本発明に係るピックアップ装置の減算回路では、カレントミラーを利用して所定の光電流を反転して減算信号とするため、電流信号のままで減算処理を行うことができる。したがって、電圧変換に必要なアンプは、受光素子の数によらず1つ設置すれば足りる。このため、減算回路に必要なレイアウト面積を小さくすることができる。【選択図】 図1
請求項(抜粋):
第1の受光素子と、 第2の受光素子と、 前記第2の受光素子から出力された光電流を反転する反転回路と、 前記第1の受光素子の出力と前記反転回路の出力との接続点において合成される、前記第1の受光素子から出力された第1の電流と、前記反転回路から出力された第2の電流との差電流を、電圧に変換するオペアンプと、を備えたことを特徴とする減算回路。
IPC (1件):
H03F 3/08
FI (1件):
H03F3/08
Fターム (16件):
5J500AA01 ,  5J500AA56 ,  5J500AC92 ,  5J500AF09 ,  5J500AH02 ,  5J500AH19 ,  5J500AH25 ,  5J500AK02 ,  5J500AK05 ,  5J500AK09 ,  5J500AK27 ,  5J500AK47 ,  5J500AM21 ,  5J500AQ03 ,  5J500AS08 ,  5J500LU02
引用特許:
出願人引用 (2件) 審査官引用 (4件)
全件表示

前のページに戻る