特許
J-GLOBAL ID:200903040070613422

電子装置、電子装置の駆動方法及び電子機器

発明者:
出願人/特許権者:
代理人 (3件): 上柳 雅誉 ,  藤綱 英吉 ,  須澤 修
公報種別:公開公報
出願番号(国際出願番号):特願2003-161085
公開番号(公開出願番号):特開2004-070293
出願日: 2003年06月05日
公開日(公表日): 2004年03月04日
要約:
【課題】データ線にデータを供給する回路の負荷を軽減することのできる電子装置を提供する。【解決手段】画素回路20は、走査線Ynと各データ線Xmとの交差部に対応して配置され、それぞれ対応する走査線が選択されてデータ信号又はリセット制御信号がそれぞれ対応するデータ線を介して供給される。走査線駆動回路13は、前記データ信号又は前記リセット制御信号をデータ線を介して供給するために走査線を選択する際、アドレス信号ADnに基づいて少なくとも1つ前に選択した走査線と隣合う走査線以外の走査線を選択する走査信号を出力する。【選択図】 図4
請求項(抜粋):
複数の走査線と複数のデータ線との交差部に対応して配置され、各々が電子素子を含む複数の単位回路と、 前記複数の単位回路のうち少なくとも1つの単位回路に含まれる前記電子素子を所定状態にリセットするリセット動作を行うためのリセット制御信号を生成するための制御回路と、を含み、 前記データ信号の前記複数のデータ線に対する出力と前記リセット動作とは交互に行われること、 を特徴とする電子装置。
IPC (3件):
G09G3/30 ,  G09G3/20 ,  H05B33/14
FI (11件):
G09G3/30 J ,  G09G3/30 K ,  G09G3/20 621F ,  G09G3/20 622P ,  G09G3/20 622Q ,  G09G3/20 623Y ,  G09G3/20 624B ,  G09G3/20 641A ,  G09G3/20 641C ,  G09G3/20 641D ,  H05B33/14 A
Fターム (16件):
3K007AB17 ,  3K007BA06 ,  3K007DB03 ,  3K007GA04 ,  5C080AA06 ,  5C080BB05 ,  5C080CC03 ,  5C080DD08 ,  5C080EE29 ,  5C080FF07 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ04 ,  5C080KK07 ,  5C080KK43 ,  5C080KK47
引用特許:
審査官引用 (6件)
全件表示

前のページに戻る