特許
J-GLOBAL ID:200903071227303794

トランジスタ回路、表示パネル及び電子機器

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 喜三郎 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-069147
公開番号(公開出願番号):特開平11-272233
出願日: 1998年03月18日
公開日(公表日): 1999年10月08日
要約:
【要約】【課題】 入力信号の電圧に応じて駆動用トランジスタにおけるコンダクタンス制御を行うトランジスタ回路において、比較的低電圧の入力信号により制御可能とし、且つ駆動用トランジスタのしきい値特性のばらつきを補償する。【解決手段】 トランジスタ回路(100)は、ゲートに供給される入力信号の電圧に応じてソース及びドレイン間のコンダクタンスが制御される駆動用トランジスタ(110)と、ゲートがソース及びドレインの一方に接続されており、該ソース及びドレインを介して入力信号が駆動用トランジスタのゲートに供給されるように接続された補償用トランジスタ(120)とを備える。
請求項(抜粋):
第1ゲート、第1ソース及び第1ドレインを有し、該第1ゲートに供給される入力信号の電圧に応じて該第1ソース及び第1ドレイン間のコンダクタンスが制御される駆動用トランジスタと、第2ゲート、第2ソース及び第2ドレインを有し、該第2ゲートが該第2ソース及び第2ドレインの一方に接続されており、該第2ソース及び第2ドレインを介して前記入力信号が前記第1ゲートに供給されるように且つ前記第1ゲートに対し前記コンダクタンスを低める方向の電荷移動を可能とする向きで前記第1ゲートに接続された補償用トランジスタとを備えたことを特徴とするトランジスタ回路。
IPC (4件):
G09G 3/30 ,  G02F 1/136 500 ,  G09G 3/20 624 ,  H01L 29/786
FI (4件):
G09G 3/30 J ,  G02F 1/136 500 ,  G09G 3/20 624 B ,  H01L 29/78 614
引用特許:
出願人引用 (9件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る