特許
J-GLOBAL ID:200903040220204410

マルチサンプリングシグマデルタアナログ/デジタル変換器

発明者:
出願人/特許権者:
代理人 (6件): 鈴江 武彦 ,  河野 哲 ,  中村 誠 ,  福原 淑弘 ,  村松 貞男 ,  橋本 良郎
公報種別:公表公報
出願番号(国際出願番号):特願2002-527057
公開番号(公開出願番号):特表2004-509500
出願日: 2001年09月18日
公開日(公表日): 2004年03月25日
要約:
シングルループまたはMASHアーキテクチャを使用するバンドパスΣΔ ADCであって、前記共振器は遅延セル共振器、遅延セルを主とした共振器、フォワードオイラ共振器あるいは2パスインタリーブ共振器あるいは4パスインタリーブ共振器として実現される。共振器はアクティブ-RC、gm-C、MOSFET-C、スイッチトキャパシタあるいはスイッチトカレントなどのアナログ回路技術によって合成される。スイッチトキャパシタまたはスイッチトカレント回路はシングルサンプリング、ダブルサンプリングあるいはマルチサンプリング回路を使用して設計される。スイッチトキャパシタ回路を使用するΣΔ ADCでは厳格さが要求されないためにコストを最小化して電力消費を低減するためにADCをCMOSプロセスにおいて実現することを可能にする。ダブルサンプリング回路は改善された整合及びサンプリングクロックジッタに対する改善された許容度を提供する。特に、バンドパスMASH4-4 ΣΔ ADCはCDMAアプリケーションに対して32のオーバサンプリング比で85dBのシミュレートされた信号対ノイズ比を提供する。周波数ダウンコンバージョンを提供するためにバンドパスΣΔ ADCがアンダサンプリングに関連して提供される。
請求項(抜粋):
シグマデルタアナログ/デジタル変換器であって、 各ループがループ入力信号を受信してループ出力信号を提供するように構成された少なくとも1つのループを具備し、各ループは、 各ループ部が複数のN信号パスを含み、特定のループ部における各信号パスは前記特定のループ部における残りの信号パスの位相と異なる位相を持つ一組のクロック信号によってクロック動作される少なくとも1つのループ部と、 少なくとも1つのループ部の各々に接続され、前記ループ出力信号を提供するために最後のループ部からの信号を受信して量子化するように構成された量子化器と、 を具備することを特徴とするシグマデルタアナログ/デジタル変換器。
IPC (1件):
H03M3/02
FI (1件):
H03M3/02
Fターム (10件):
5J064AA01 ,  5J064AA03 ,  5J064BA03 ,  5J064BC00 ,  5J064BC06 ,  5J064BC08 ,  5J064BC11 ,  5J064BC16 ,  5J064BC19 ,  5J064BD02
引用特許:
審査官引用 (2件)

前のページに戻る