特許
J-GLOBAL ID:200903047032294601

同期回路

発明者:
出願人/特許権者:
代理人 (1件): 福山 正博
公報種別:公開公報
出願番号(国際出願番号):特願平11-012768
公開番号(公開出願番号):特開2000-216834
出願日: 1999年01月21日
公開日(公表日): 2000年08月04日
要約:
【要約】【課題】複数の機器間でデータ列の送受信を行なうときの受信データ列の同期回路で、 機器間で同一のクロックを同期用クロックとして用いたり、機器間で位相合わせ用のタイミング信号などを用いることなく、簡易な方法で機器間の位相差の少ない同期回路を提供する。【解決手段】単一の検出クロックを用いて、入力データ列の開始位置をクロックの変化点毎に検出し、検出された変化点を基準としてクロックを発生させ、発生クロックでデータを同期する。このとき、同期用クロックは、常に発生させているのではなく、データ列の開始位置を検出した時点から発生を開始し、データ列の終了で停止しする。
請求項(抜粋):
受信データ列を同期化する同期クロックを発生する同期回路において、前記受信データ列の開始位置を検出クロックの立上がり及び立下がりで検出する第1及び第2の検出回路を含むタイミング検出部と、該タイミング検出部の前記第1及び第2の検出回路の出力により制御され、前記検出クロックの立上がり又は立下がりのうち前記開始位置検出に近い方の同期クロックを出力する同期クロック発生部とを備えることを特徴とする同期回路。
IPC (3件):
H04L 25/40 ,  H04L 7/00 ,  H04L 7/04
FI (3件):
H04L 25/40 C ,  H04L 7/00 A ,  H04L 7/04 A
Fターム (8件):
5K029EE07 ,  5K047AA05 ,  5K047GG09 ,  5K047GG24 ,  5K047GG45 ,  5K047GG58 ,  5K047JJ03 ,  5K047MM53
引用特許:
出願人引用 (2件)

前のページに戻る