特許
J-GLOBAL ID:200903047292321785
パルスパターン発生装置
発明者:
,
,
,
,
,
,
,
,
,
,
,
,
,
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2003-322383
公開番号(公開出願番号):特開2005-094172
出願日: 2003年09月16日
公開日(公表日): 2005年04月07日
要約:
【課題】 アイパターンの形状を変更しても波形品質の高い試験用信号を出力するパルスパターン発生装置を実現することを目的にする。【解決手段】 本発明は、所定のパターンの試験用信号を、複数のデジタルアナログ変換器を用いて生成し、被試験対象に出力するパルスパターン発生装置に改良を加えたものである。本装置は、試験用信号のアイパターンの形状を定める複数のパラメータの値を設定するパラメータ設定部と、パラメータの値に対応するデジタルアナログ変換器への出力値を記憶する記憶部と、パラメータ設定部のパラメータの値と記憶部の出力値とから、デジタルアナログ変換器への出力値を演算する演算部と、この演算部の演算結果に基づいてデジタルアナログ変換器に、デジタルアナログ変換器が出力する電圧値の設定を行う電圧値設定部とを設けたことを特徴とするものである。【選択図】 図1
請求項(抜粋):
デジタル信号の波形品質を測定するための所定のパターンの試験用信号を、複数のデジタルアナログ変換器を用いて生成し、被試験対象に出力するパルスパターン発生装置であって、
前記試験用信号のアイパターンの形状を定める複数のパラメータの値を設定するパラメータ設定部と、
前記パラメータの値が設定される設定範囲内で、前記パラメータの値に対応する前記デジタルアナログ変換器への出力値を記憶する記憶部と、
前記パラメータ設定部のパラメータの値と前記記憶部の出力値とから、前記デジタルアナログ変換器への出力値を演算する演算部と、
この演算部の演算結果に基づいて前記デジタルアナログ変換器に、前記デジタルアナログ変換器が出力する電圧値の設定を行う電圧値設定部と
を設けたことを特徴とするパルスパターン発生装置。
IPC (3件):
H03K3/84
, G01R31/319
, H04L25/02
FI (3件):
H03K3/84 A
, H04L25/02 302Z
, G01R31/28 R
Fターム (10件):
2G132AA00
, 2G132AE06
, 2G132AE18
, 2G132AG05
, 2G132AL11
, 5J049AA20
, 5J049AA33
, 5J049CA08
, 5K029AA11
, 5K029KK25
引用特許:
前のページに戻る