特許
J-GLOBAL ID:200903049111436309

液晶表示装置及びそれに用いられる薄膜トランジスタ基板

発明者:
出願人/特許権者:
代理人 (2件): 小野 由己男 ,  稲積 朋子
公報種別:公開公報
出願番号(国際出願番号):特願2003-186142
公開番号(公開出願番号):特開2004-038165
出願日: 2003年06月30日
公開日(公表日): 2004年02月05日
要約:
【課題】視認性に優れた多重ドメイン液晶表示装置を実現する。【解決手段】ゲート配線、ゲート絶縁膜、データ線、ソース電極、データ配線、ゲート線とデータ線が交差して定義する画素領域ごとに形成されている結合電極、第1及び第2ドレーン電極と結合電極を各々露出する接触孔を有する保護膜、第1ドレーン電極及び前記結合電極と連結されている第1画素電極、第2ドレーン電極と連結されていて隣接画素領域の結合電極と一部が重なっている第2画素電極、第1絶縁基板と対向する第2絶縁基板、第2絶縁基板上に形成されている基準電極、第1画素電極及び第2画素電極と基準電極が有する切開部及び第1絶縁基板と第2絶縁基板の間に注入されている液晶物質を含み、切開部によって分割される各ドメインの最も長い二つの辺はゲート線に対して実質的に45 ゚をなす液晶表示装置。【選択図】 図3
請求項(抜粋):
第1絶縁基板と、前記第1絶縁基板上に第1方向に形成されている第1および第3信号線と、 前記第1絶縁基板上に第2方向に形成されていて前記第1信号線と絶縁されて交差している第2信号線と、 前記第1信号線及び前記第2信号線に連結されている第1薄膜トランジスタと、 前記第3信号線及び前記第2信号線に連結されている第3薄膜トランジスタと、 前記第1薄膜トランジスタが連結されている前記第1信号線及び前記第2信号線に連結されている第2薄膜トランジスタと、 前記第1薄膜トランジスタに連結されている第1画素電極と、 前記第3薄膜トランジスタに連結されている第3画素電極と、 前記第2薄膜トランジスタに連結されている第2画素電極と、 前記第1絶縁基板と対向する第2絶縁基板と、 前記第2絶縁基板上に形成されている基準電極と、 前記第1基板と前記第2基板の間に注入されている液晶物質層と、 前記第1絶縁基板と前記第2絶縁基板のうちの少なくともどちらか一方の基板上に形成されており、前記第1画素電極と前記第2画素電極を複数の小ドメインに分割するドメイン分割手段と、 を含み、前記ドメイン分割手段は前記第1および第3画素電極を各々第1方向ドメインに、また前記第2画素電極を第2方向ドメインに分割し、前記第1及び第2方向ドメインにある液晶の平均方向子の画面内方位は前記第1または第2信号線と0 ゚より大きく、90 ゚より小さい所定の角度をなし、前記第3画素電極と前記第2画素電極は互いに容量性結合をなす液晶表示装置。
IPC (2件):
G02F1/1368 ,  G02F1/1343
FI (2件):
G02F1/1368 ,  G02F1/1343
Fターム (10件):
2H092GA13 ,  2H092JA24 ,  2H092JB69 ,  2H092KA05 ,  2H092KB23 ,  2H092NA01 ,  2H092NA25 ,  2H092NA29 ,  2H092PA08 ,  2H092PA09
引用特許:
審査官引用 (7件)
全件表示

前のページに戻る