特許
J-GLOBAL ID:200903049289415968

表示装置

発明者:
出願人/特許権者:
代理人 (1件): 作田 康夫
公報種別:公開公報
出願番号(国際出願番号):特願2005-014947
公開番号(公開出願番号):特開2005-192230
出願日: 2005年01月24日
公開日(公表日): 2005年07月14日
要約:
【課題】画像信号のフォーマット変換やスケーリング処理を小容量のメモリで行う。【解決手段】飛び越し走査の画像信号を補間処理で順次走査に変換し(1、3)、始めに水平方向の拡大縮小のスケーリング処理を行い(5)、次に垂直方向のスケーリング処理に使用するメモリを共用して拡大縮小やフレームレート変換や同期整合などの処理を行い(6)、最後に色空間変換や逆γ処理を行い(7)、所定のフォーマットの画像信号(S6)に変換する。【選択図】 図1
請求項(抜粋):
複数方式の入力画像信号を画像表示部の所定フォーマットに変換する信号処理回路であって、上記入力画像信号が飛び越し走査の画像信号のときこれを順次走査の画像信号に変換する信号処理を行う走査変換部と、上記入力画像信号と上記走査変換部の出力の順次走査の画像信号のいずれかを選択する第1の選択部と、上記選択部の出力に対して水平方向の縮小拡大の信号処理を行う水平方向スケーリング部及び垂直方向の縮小拡大の信号処理を行う垂直方向スケーリング部からなるスケーリング部と、上記入力画像信号の方式及び画像表示部の表示フォーマットに従い信号処理パラメタの選択し、少なくとも上記走査変換部、選択部、スケーリング部を上記信号処理パラメタに従て制御を行う制御部とを備えこと特徴とする画像信号のフォーマット変換信号処理回路。
IPC (9件):
H04N5/66 ,  G09G5/00 ,  G09G5/14 ,  G09G5/18 ,  G09G5/36 ,  G09G5/391 ,  G09G5/397 ,  G09G5/399 ,  H04N7/01
FI (10件):
H04N5/66 D ,  G09G5/00 510X ,  G09G5/14 Z ,  G09G5/18 ,  G09G5/36 510M ,  H04N7/01 Z ,  G09G5/00 520V ,  G09G5/36 520E ,  G09G5/00 555W ,  G09G5/36 520J
Fターム (29件):
5C058BA22 ,  5C058BB12 ,  5C058BB13 ,  5C058BB15 ,  5C058BB16 ,  5C058BB17 ,  5C058BB19 ,  5C058BB21 ,  5C058BB22 ,  5C063BA04 ,  5C063BA09 ,  5C063CA01 ,  5C063CA16 ,  5C063CA29 ,  5C082AA01 ,  5C082AA02 ,  5C082BC05 ,  5C082BC16 ,  5C082BC19 ,  5C082BD09 ,  5C082CA21 ,  5C082CA32 ,  5C082CA62 ,  5C082CA81 ,  5C082CA84 ,  5C082DA53 ,  5C082DA59 ,  5C082DA63 ,  5C082MM04
引用特許:
審査官引用 (3件)

前のページに戻る