特許
J-GLOBAL ID:200903050058753087

データ処理システム

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-357732
公開番号(公開出願番号):特開2000-182036
出願日: 1998年12月16日
公開日(公表日): 2000年06月30日
要約:
【要約】【課題】 複数の処理部における待機時間を全体的に短くすることによりデータ処理を高速に行なうようにすること。【解決手段】 入力データに対してMPU1とMPU2とで処理1〜処理10の10個の処理を実行する。MPU1では処理1〜処理8の実行が可能であり、MPU2では処理3〜処理10の実行が可能である。処理3〜処理8は、MPU1とMPU2との双方で実行可能な特定処理である。MPU2は処理を終了するとMPU1にデータを要求する要求信号ACKを送信する。MPU1はMPU2から要求信号ACKを受信するまで特定処理を実行し、要求信号ACKを受信した後MPU2に送信信号REQとデータDATAを送信する。
請求項(抜粋):
シリアルに接続される複数の処理部を有し、前記複数の処理部が一連の処理をそれぞれ分担して非同期で実行することにより、入力データに前記一連の処理を施すデータ処理システムであって、前記複数の処理部は、前記一連の処理のうち特定の処理とその前段の前段処理とを実行可能な第1の処理部と、前記特定処理とその後段の後段処理とを実行可能な第2の処理部とを含むことを特徴とする、データ処理システム。
IPC (3件):
G06T 1/20 ,  G06F 15/16 610 ,  H04N 1/40
FI (3件):
G06F 15/66 L ,  G06F 15/16 610 F ,  H04N 1/40 101 Z
Fターム (17件):
5B045AA01 ,  5B045GG04 ,  5B045GG09 ,  5B045GG17 ,  5B057CA08 ,  5B057CA12 ,  5B057CA16 ,  5B057CB08 ,  5B057CB12 ,  5B057CB16 ,  5B057CH04 ,  5B057DA20 ,  5B057DB02 ,  5B057DB09 ,  5C077LL18 ,  5C077PP65 ,  5C077PQ12
引用特許:
審査官引用 (3件)

前のページに戻る