特許
J-GLOBAL ID:200903050115401990
CMOSインバータを備えた集積回路
発明者:
出願人/特許権者:
代理人 (1件):
横川 邦明
公報種別:公開公報
出願番号(国際出願番号):特願平5-239004
公開番号(公開出願番号):特開平7-074322
出願日: 1993年08月31日
公開日(公表日): 1995年03月17日
要約:
【要約】【目的】 液晶ディスプレイ(LCD)等といった駆動対象物の全体としての応答を遅らせることなく、電源の出力電圧に関してノイズ発生を低減する。【構成】 シリコンウェーハ基板6上に形成された第1電源アルミニウム線L1及び第2電源アルミニウム線L2を電源とするCMOSインバータ7を複数個備えた集積回路である。第1電源アルミニウム線L1と第2電源アルミニウム線L2とは互いに平行に引き回される。両線L1及びL2の間に形成されるコンデンサの働きによってローパスフィルタを構成して電源ノイズを低減する。
請求項(抜粋):
第1電源ラインに接続されるPMOSトランジスタと、第2電源ラインに接続されるNMOSトランジスタとを有するCMOSインバータを複数個備えた集積回路において、第1電源ラインと第2電源ラインとを互いに平行に引き回したことを特徴とするCMOSインバータを備えた集積回路。
IPC (8件):
H01L 27/04
, H01L 21/822
, G09G 3/36
, H01L 21/8238
, H01L 27/092
, H03K 17/16
, H03K 19/003
, H03K 19/0948
FI (3件):
H01L 27/04 D
, H01L 27/08 321 F
, H03K 19/094 B
引用特許:
審査官引用 (8件)
-
特開平4-037162
-
特開平4-286150
-
特開平3-153067
-
半導体集積回路装置
公報種別:公開公報
出願番号:特願平3-295989
出願人:富士通株式会社, 富士通ヴイエルエスアイ株式会社
-
半導体集積回路
公報種別:公開公報
出願番号:特願平3-158833
出願人:川崎製鉄株式会社
-
特開平4-037162
-
特開平4-286150
-
特開平3-153067
全件表示
前のページに戻る