特許
J-GLOBAL ID:200903051272304962

情報処理装置

発明者:
出願人/特許権者:
代理人 (1件): 小池 晃 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-226892
公開番号(公開出願番号):特開平11-065989
出願日: 1997年08月22日
公開日(公表日): 1999年03月09日
要約:
【要約】【課題】 定型データに対する定型処理、定型データに対する非定型処理、一般的な非定型処理のそれぞれを効率よく処理する。【解決手段】 メインバス11に接続されるメインCPU20は、並列演算機構を備えたCPUコア21と、通常のキャッシュ機構である命令キャッシュ22及びデータキャッシュ23と、定型処理に適したDMA(ダイレクトメモリアクセス)可能な内部高速メモリであるSPR(スクラッチパッドメモリ)24を有する。VPE(浮動小数点ベクトルプロセッサ)30は、DMA可能な高速内部メモリ(VU-MEM)34を有し、メインCPUと密結合されてコプロセッサとなっている。VPE40は、DMA可能な高速内部メモリ(VU-MEM)40を有する。DMAC(DMAコントローラ)14は、メインメモリ50とSPR24との間、メインメモリ50とVU-MEM34との間、メインメモリ50とVU-MEM44との間、VU-MEM44とSPR24との間をDMA転送制御する。
請求項(抜粋):
並列演算処理手段、キャッシュ記憶手段、及びダイレクトメモリアクセス可能な内部高速記憶手段を少なくとも有するメインプロセッサ部と、メイン記憶手段と、上記メインプロセッサ部の上記内部高速記憶手段と上記メイン記憶手段との間のダイレクトメモリアクセス転送制御を行うダイレクトメモリアクセス制御部とがメインバスを介して接続されて成ることを特徴とする情報処理装置。
IPC (3件):
G06F 13/28 310 ,  G06F 15/163 ,  G06T 1/20
FI (3件):
G06F 13/28 310 L ,  G06F 15/16 310 Z ,  G06F 15/66 K
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る