特許
J-GLOBAL ID:200903060762804288

画像表示制御装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 均
公報種別:公開公報
出願番号(国際出願番号):特願2002-299722
公開番号(公開出願番号):特開2004-133325
出願日: 2002年10月11日
公開日(公表日): 2004年04月30日
要約:
【課題】従来の方式の欠点を解消して、メモリ数を増加させずに複数プレーン情報を高速に処理する画像表示制御装置を提供する。【解決手段】この画像表示装置40は、表示データとそのアドレスを生成するCPU11と、多色表示又は多階調表示が可能な表示部12と、この表示部12の各カラープレーン情報を蓄積するメモリ14と、このメモリ14のリード/ライト制御、及び前記表示部12の表示制御を行う表示制御部13と、を備えて構成されている。尚、表示制御部13は、CPU11からメモリ14のアドレスを指定するアドレス線17の途中に、このアドレス線17を他のアドレス線と入れ替えるスワップ回路15と、CPU11のデータを表示データに変換する表示回路16により構成されている。【選択図】 図3
請求項(抜粋):
カラープレーン用のメモリ内のデータに基づいて多色表示又は多階調表示する画像表示装置であって、 多色表示又は多階調表示が可能な表示手段と、該表示手段の各カラープレーン情報を蓄積するメモリと、該メモリのリード/ライト制御、及び前記表示手段の表示制御を行う表示制御手段と、を備え、 前記メモリに前記カラープレーン空間にバースト転送可能なメモリデバイスを用いることにより、データバスの幅をメモリ一つ分としたことを特徴とする画像表示制御装置。
IPC (3件):
G09G5/02 ,  G06F3/153 ,  G09G5/00
FI (4件):
G09G5/02 J ,  G06F3/153 336B ,  G09G5/00 550P ,  G09G5/00 550R
Fターム (17件):
5B069BA00 ,  5B069BB06 ,  5B069BC02 ,  5B069LA11 ,  5B069LA13 ,  5B069LA15 ,  5C082AA01 ,  5C082BA12 ,  5C082BA34 ,  5C082BB16 ,  5C082BB22 ,  5C082DA54 ,  5C082DA55 ,  5C082DA64 ,  5C082DA65 ,  5C082EA12 ,  5C082MM04
引用特許:
審査官引用 (11件)
全件表示

前のページに戻る