特許
J-GLOBAL ID:200903062311850815

画素回路、表示装置および表示装置の駆動方法

発明者:
出願人/特許権者:
代理人 (1件): 船橋 國則
公報種別:公開公報
出願番号(国際出願番号):特願2005-298495
公開番号(公開出願番号):特開2007-108379
出願日: 2005年10月13日
公開日(公表日): 2007年04月26日
要約:
【課題】画素回路の各々が6個のトランジスタと2個のキャパシタとで構成されているために構成素子数が多い【解決手段】駆動TFT32、サンプリングTFT33およびスイッチングTFT34,35の4個のトランジスタと1個のキャパシタ36という少ない構成素子数で、有機EL素子31の特性変動に対する補償機能と、駆動TFT32のVth変動に対する補償機能とを実現する。【選択図】図1
請求項(抜粋):
一端が第1の電源電位に接続された電気光学素子と、 前記電気光学素子の他端にソースが接続されたNチャネル型の薄膜トランジスタからなる駆動トランジスタと、 データ線から供給される輝度情報に応じた入力信号と所定の電位とを選択的に取り込んで前記駆動トランジスタのゲートに与えるサンプリングトランジスタと、 第2の電源電位と当該第2の電源電位よりも低い第3の電源電位とが選択的に供給される電源線と前記駆動トランジスタのドレインとの間に接続された第1サンプリングトランジスタと、 前記駆動トランジスタのソースと前記電源線との間に接続された第2サンプリングトランジスタと、 前記駆動トランジスタのゲートとソースとの間に接続されたキャパシタと を有することを特徴とする画素回路。
IPC (2件):
G09G 3/30 ,  G09G 3/20
FI (7件):
G09G3/30 J ,  G09G3/30 K ,  G09G3/20 641D ,  G09G3/20 624B ,  G09G3/20 621A ,  G09G3/20 670J ,  G09G3/20 611H
Fターム (12件):
5C080AA06 ,  5C080BB05 ,  5C080DD22 ,  5C080DD23 ,  5C080DD27 ,  5C080DD29 ,  5C080EE28 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ05
引用特許:
出願人引用 (5件)
全件表示

前のページに戻る