特許
J-GLOBAL ID:200903062795502735

可変利得回路

発明者:
出願人/特許権者:
代理人 (1件): 加藤 朝道
公報種別:公開公報
出願番号(国際出願番号):特願2001-375812
公開番号(公開出願番号):特開2003-179447
出願日: 2001年12月10日
公開日(公表日): 2003年06月27日
要約:
【要約】【目的】半導体集積回路上に形成され、制御信号に対して指数的に利得が変化し、低電圧から動作し、回路電流が小さく温度特性を持たない可変利得回の提供。【構成】差動入力電圧を受ける第1、第2の入力端子を有する第1のOTA11と、第1のOTAの出力端子からの電流を受ける第1、第2の入力端子を有し、該第1、第2の入力端子と、差動出力電圧を出力する第1、第2の出力端子がそれぞれ接続されている第2のOTA12と、を備え、それぞれの前記OTAの小信号時のトランスコンダクタンスが、前記OTAの駆動電流の平方根に比例し、第1のOTAの駆動電流をI0{1+tanh(x/a)}、前記第2のOTAの駆動電流をI0{1-tanh(x/a)}(ただし、-1<x<1、aは定数)としている。
請求項(抜粋):
差動入力電圧にほぼ比例する電流を出力または入力する第1のOTA(オペレーショナル・トランスコンダクタンス・アンプ)と、前記第1のOTAの出力または入力電流を受け、入力端子と出力端子が接続されて電流-電圧変換する第2のOTAと、を備え、前記第1又は第2のOTA、あるいは前記第1及び第2のOTAの駆動電流を可変することで出力電圧レベルが可変自在とされて成る、ことを特徴とする可変利得回路。
IPC (3件):
H03G 3/10 ,  H03F 3/45 ,  H03F 3/68
FI (3件):
H03G 3/10 B ,  H03F 3/45 Z ,  H03F 3/68 Z
Fターム (86件):
5J066AA01 ,  5J066AA12 ,  5J066CA02 ,  5J066CA36 ,  5J066CA37 ,  5J066CA88 ,  5J066CA92 ,  5J066FA00 ,  5J066HA02 ,  5J066HA07 ,  5J066HA10 ,  5J066HA38 ,  5J066KA01 ,  5J066KA05 ,  5J066KA09 ,  5J066MA08 ,  5J066MA11 ,  5J066MA21 ,  5J066ND01 ,  5J066ND07 ,  5J066ND22 ,  5J066ND23 ,  5J066ND24 ,  5J066PD02 ,  5J066TA01 ,  5J066TA02 ,  5J069AA01 ,  5J069AA12 ,  5J069CA02 ,  5J069CA36 ,  5J069CA37 ,  5J069CA88 ,  5J069CA92 ,  5J069FA00 ,  5J069HA02 ,  5J069HA07 ,  5J069HA10 ,  5J069HA38 ,  5J069KA01 ,  5J069KA05 ,  5J069KA09 ,  5J069MA08 ,  5J069MA11 ,  5J069MA21 ,  5J069TA01 ,  5J069TA02 ,  5J100AA02 ,  5J100AA18 ,  5J100AA19 ,  5J100AA23 ,  5J100AA26 ,  5J100BA07 ,  5J100BB15 ,  5J100BB21 ,  5J100BB22 ,  5J100BC03 ,  5J100CA19 ,  5J100CA29 ,  5J100DA06 ,  5J100EA02 ,  5J500AA01 ,  5J500AA12 ,  5J500AC02 ,  5J500AC36 ,  5J500AC37 ,  5J500AC88 ,  5J500AC92 ,  5J500AF00 ,  5J500AH02 ,  5J500AH07 ,  5J500AH10 ,  5J500AH38 ,  5J500AK01 ,  5J500AK05 ,  5J500AK09 ,  5J500AM08 ,  5J500AM11 ,  5J500AM21 ,  5J500AT01 ,  5J500AT02 ,  5J500DN01 ,  5J500DN07 ,  5J500DN22 ,  5J500DN23 ,  5J500DN24 ,  5J500DP02
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る