特許
J-GLOBAL ID:200903065536770313
記憶サブシステム
発明者:
,
,
,
,
出願人/特許権者:
代理人 (1件):
作田 康夫
公報種別:公開公報
出願番号(国際出願番号):特願平11-369146
公開番号(公開出願番号):特開2001-184267
出願日: 1999年12月27日
公開日(公表日): 2001年07月06日
要約:
【要約】【課題】ひとつ以上の記憶装置と、記憶装置を制御するひとつ以上の記憶制御装置を有し、上位装置との間でデータの受け渡しを行う記憶サブシステムにおいて、上位装置からライト要求時にライト時刻を渡されないと、処理の内容や順序を判断することができない。【解決手段】記憶装置と、記憶装置を制御する記憶制御装置を有し、上位装置との間でデータの受け渡しを行う記憶サブシステムにおいて、ライト要求を受けつけた時刻を記憶制御装置側で付与する。
請求項(抜粋):
それぞれの記憶記憶制御装置が1台以上の記憶装置を接続し、不揮発メモリを有する複数の記憶記憶制御装置から構成される記憶サブシステムにおいて、前記複数の記憶記憶制御装置の内の一台以上の記憶記憶制御装置が、上位装置から、ライト要求を受けつけ、前記ライト要求において転送されたライトデータ、および、前記ライト要求を受けつけた時刻を前記不揮発メモリに格納する手段と、前記ライト要求を受けつけた時刻を取得する手段と、前記上位装置に、前記ライト要求の完了報告を行う手段と、前記複合記憶システムを構成する他の記憶記憶制御装置に、前記ライトデータとライト要求を受けつけた時刻を送る手段とを有し、前記複数の記憶記憶制御装置の内の一台以上の記憶記憶制御装置が、前記複合記憶システムを構成する他の記憶記憶制御装置から、前記ライトデータとライト要求を受けつけた時刻を受け取り、前記不揮発メモリに格納する手段と、前記ライト要求を受けつけた時刻を参照して、前記記憶装置を制御する処理の順序を決定する手段とを有することを特徴とする記憶サブシステム。
IPC (4件):
G06F 12/16 310
, G06F 1/14
, G06F 12/08
, G06F 12/08 320
FI (4件):
G06F 12/16 310 M
, G06F 12/08 J
, G06F 12/08 320
, G06F 1/04 351 A
Fターム (6件):
5B005JJ01
, 5B005MM11
, 5B018GA04
, 5B018HA04
, 5B018KA03
, 5B018QA15
引用特許: