特許
J-GLOBAL ID:200903066442120028

駆動装置およびそれを備えた表示モジュール

発明者:
出願人/特許権者:
代理人 (3件): 原 謙三 ,  木島 隆一 ,  金子 一郎
公報種別:公開公報
出願番号(国際出願番号):特願2003-092449
公開番号(公開出願番号):特開2004-301946
出願日: 2003年03月28日
公開日(公表日): 2004年10月28日
要約:
【課題】電源電流のピーク値の低減を図ると共に、水平同期信号の誤認による誤動作を防止でき、出力のタイミングのばらつきを防止することができる駆動装置およびそれを備えた表示モジュールを提供する。【解決手段】ソースドライバは、ホールドメモリ回路24とスイッチ回路28とを備える。ホールドメモリ回路24は、入力された水平同期信号LSを遅延させる遅延回路と、遅延回路により遅延された水平同期信号LSに基づいて表示データDG・DB・DBをラッチするホールドラッチセルと、遅延回路により遅延された水平同期信号LSが入力されるとスイッチ回路28に出力タイミング信号LSOUTを出力するコントロール回路とを備える。スイッチ回路28は、出力タイミング信号LSOUTに基づいて、複数の駆動信号を同時に出力する。【選択図】 図1
請求項(抜粋):
入力された水平同期信号に基づいて1水平同期期間に対応する表示データをラッチするホールドメモリ回路部と、上記ラッチされた表示データから変換部により変換された複数の駆動信号を表示部に出力するスイッチ回路部とを備え、上記駆動信号により表示部を駆動する駆動装置であって、 上記ホールドメモリ回路部は、入力された上記水平同期信号を遅延させる遅延手段と、該遅延手段により遅延された上記水平同期信号に基づいて上記表示データをラッチするホールドラッチ手段と、上記遅延手段により遅延された上記水平同期信号が入力されると上記スイッチ回路部に出力タイミング信号を出力するコントロール手段とを備え、 上記スイッチ回路部は、上記出力タイミング信号に基づいて、上記複数の駆動信号を同時に出力することを特徴とする駆動装置。
IPC (3件):
G09G3/36 ,  G02F1/133 ,  G09G3/20
FI (13件):
G09G3/36 ,  G02F1/133 550 ,  G09G3/20 611C ,  G09G3/20 612J ,  G09G3/20 612L ,  G09G3/20 612R ,  G09G3/20 621A ,  G09G3/20 623F ,  G09G3/20 623G ,  G09G3/20 623L ,  G09G3/20 623P ,  G09G3/20 623R ,  G09G3/20 623V
Fターム (40件):
2H093NA16 ,  2H093NA53 ,  2H093NC13 ,  2H093NC16 ,  2H093NC21 ,  2H093NC22 ,  2H093NC23 ,  2H093NC26 ,  2H093NC34 ,  2H093NC49 ,  2H093ND48 ,  2H093ND60 ,  5C006AA16 ,  5C006AA22 ,  5C006AC11 ,  5C006AC21 ,  5C006AF42 ,  5C006AF43 ,  5C006AF51 ,  5C006AF83 ,  5C006BB16 ,  5C006BC23 ,  5C006BF03 ,  5C006BF04 ,  5C006BF07 ,  5C006BF11 ,  5C006BF24 ,  5C006BF46 ,  5C006FA32 ,  5C080AA10 ,  5C080BB05 ,  5C080CC03 ,  5C080DD09 ,  5C080EE29 ,  5C080EE30 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ05
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る