特許
J-GLOBAL ID:200903071039099713

PLLクロック発生回路およびこれを用いる光ディスク再生装置

発明者:
出願人/特許権者:
代理人 (1件): 梶山 佶是 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-056824
公開番号(公開出願番号):特開2000-260130
出願日: 1999年03月04日
公開日(公表日): 2000年09月22日
要約:
【要約】【課題】低電圧駆動においても広帯域なPLL制御が可能なPLLクロック発生回路を提供することにある。【解決手段】入力信号とクロックとを位相比較回路で位相比較して比較結果に応じた電圧値を発生して入力信号の位相にロックされるクロックを発生するPLLクロック発生回路において、位相比較回路の比較結果の電圧値を受ける第1のフィルタ回路と、この第1のフィルタ回路の出力を電流値に変換する第1の電圧電流変換回路と、この第1の電圧電流変換回路の出力電流値に応じて発振周波数が制御され前記クロックを発生する電流制御発振回路とを備えるものである。
請求項(抜粋):
入力信号とクロックとを位相比較回路で位相比較して比較結果に応じた電圧値を発生して前記入力信号の位相にロックされる前記クロックを発生するPLLクロック発生回路において、前記位相比較回路の比較結果の電圧値を受ける第1のフィルタ回路と、この第1のフィルタ回路の出力を電流値に変換する第1の電圧電流変換回路と、この第1の電圧電流変換回路の出力電流値に応じて発振周波数が制御され前記クロックを発生する電流制御発振回路とを備えることを特徴とするPLLクロック発生回路。
IPC (3件):
G11B 20/14 351 ,  H03K 3/354 ,  H03L 7/087
FI (3件):
G11B 20/14 351 A ,  H03K 3/354 B ,  H03L 7/08 P
Fターム (13件):
5D044BC03 ,  5D044CC04 ,  5D044GM14 ,  5D044GM18 ,  5J106AA04 ,  5J106CC01 ,  5J106CC21 ,  5J106CC31 ,  5J106CC38 ,  5J106CC41 ,  5J106CC52 ,  5J106DD13 ,  5J106KK08
引用特許:
審査官引用 (7件)
全件表示

前のページに戻る