特許
J-GLOBAL ID:200903071107172360

液晶表示装置ならびにそれを用いた携帯電話機および携帯情報端末機器

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-098249
公開番号(公開出願番号):特開2001-282200
出願日: 2000年03月31日
公開日(公表日): 2001年10月12日
要約:
【要約】【課題】 解像度等の表示品位を損なうことなくデジタル信号に応じた液晶表示装置の高階調表示を実行する。【解決手段】 デコード回路は、nビットの映像信号に応じて活性化期間が設定されるデコードパルスDPを生成する。階調制御回路は、デコードパルスDPの活性化タイミングに応じて、2n階調にそれぞれ対応する2n個の階調御信号SIG0〜SIG15のうちの1個を選択して階調表示信号SCGとして出力する。各画素は、水平走査線HSLを介して階調表示信号SCGを受けて、階調表示信号SCGに応じた電位レベルを画素電極に供給する。
請求項(抜粋):
行列状に配置される複数の画素を含む液晶表示部と、前記画素の行に対応してそれぞれ配置される複数の垂直走査線と、前記画素の列に対応してそれぞれ配置される複数の水平走査線と、前記画素の行を第1の周期で順に垂直走査するための垂直走査回路と、前記画素の列を第2の周期で順に水平走査するための水平走査回路とを備え、前記水平走査回路は、nビット(n:2以上の自然数)のデジタル信号である映像信号に応じた階調表示信号を、前記水平走査の対象となる前記水平走査線のうちの1本に供給し、前記水平走査回路は、前記複数の水平走査線の各々に対応して設けられる、前記映像信号の各ビットの信号レベルの組合せに応じた活性化期間を有するデコードパルス信号を生成するデコード回路と、前記デコードパルス信号の前記活性化期間に応じて前記階調表示信号を生成する階調制御回路とを含み、前記デコード回路は、前記映像信号の各ビットの信号レベルの組合せにそれぞれ対応する複数の活性化期間のうちの1個の活性化期間において、前記デコードパルス信号を活性化し、各前記画素は、対向する画素電極および共通電極を有する液晶表示素子と、前記階調表示信号に応じた電位レベルを前記画素電極に供給する液晶駆動回路とを含む、液晶表示装置。
IPC (7件):
G09G 3/36 ,  G02F 1/133 550 ,  G02F 1/133 575 ,  G09G 3/20 641 ,  G09G 3/20 680 ,  G09G 3/20 ,  H04M 1/02
FI (7件):
G09G 3/36 ,  G02F 1/133 550 ,  G02F 1/133 575 ,  G09G 3/20 641 C ,  G09G 3/20 680 S ,  G09G 3/20 680 T ,  H04M 1/02 A
Fターム (46件):
2H093NA43 ,  2H093NA53 ,  2H093NA63 ,  2H093NC03 ,  2H093NC09 ,  2H093NC11 ,  2H093NC16 ,  2H093NC21 ,  2H093NC25 ,  2H093NC26 ,  2H093NC27 ,  2H093NC34 ,  2H093NC35 ,  2H093ND12 ,  2H093ND17 ,  2H093ND34 ,  2H093ND39 ,  2H093ND42 ,  5C006AA16 ,  5C006AA22 ,  5C006AC02 ,  5C006AC21 ,  5C006AF64 ,  5C006AF72 ,  5C006BB16 ,  5C006BC03 ,  5C006BC06 ,  5C006BC12 ,  5C006BF49 ,  5C006EC13 ,  5C006FA42 ,  5C006FA56 ,  5C080AA10 ,  5C080BB05 ,  5C080CC03 ,  5C080DD23 ,  5C080EE29 ,  5C080FF09 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ06 ,  5C080KK07 ,  5K023AA07 ,  5K023BB11 ,  5K023HH07
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る