特許
J-GLOBAL ID:200903073004534320

イメージセンサ及びイメージセンサの制御方法

発明者:
出願人/特許権者:
代理人 (1件): 足立 勉
公報種別:公開公報
出願番号(国際出願番号):特願2005-108824
公開番号(公開出願番号):特開2006-287879
出願日: 2005年04月05日
公開日(公表日): 2006年10月19日
要約:
【課題】 単一のICチップに受光素子アレイとA/D変換回路とを備えるイメージセンサにおいて、ズームアップ機能を実現するなど高機能な処理を効率良く実行できるようにすること、及びイメージセンサの小型化,高速化,高精度化を図ること。【解決手段】 2次元アレイ状に配列してなるアレイブロックB1〜B20のそれぞれは、画素セルを2次元アレイ状に配列してなるサブアレイと、そのサブアレイの受光信号をA/D変換するA/D変換回路とを備える。A/D変換回路としては、受光信号の信号レベルに応じた遅延時間で入力パルスを遅延させる遅延ユニットを複数段縦続接続してなるパルス遅延回路を備え、測定期間の間に入力パルスが通過する遅延ユニットの段数をA/D変換データとして出力するパルス遅延型A/D変換回路を用いる。【選択図】図1
請求項(抜粋):
少なくとも光電変換素子を有した画素セルを2次元アレイ状に配列してなる受光素子アレイと、 該受光素子アレイからの受光信号をA/D変換する複数のA/D変換回路からなるA/D変換部と、 を備え、単一のICチップとして構成されるイメージセンサにおいて、 前記受光素子アレイを、2次元アレイ状に配列された複数の画素セルからなる複数のサブアレイによって構成し、 前記A/D変換部を構成するA/D変換回路を、前記サブアレイ毎に設けたことを特徴とするイメージセンサ。
IPC (3件):
H04N 5/335 ,  H03M 1/12 ,  H03M 1/50
FI (4件):
H04N5/335 Z ,  H04N5/335 E ,  H03M1/12 C ,  H03M1/50
Fターム (17件):
5C024CY16 ,  5C024GX03 ,  5C024HX01 ,  5C024HX02 ,  5C024HX23 ,  5C024JX45 ,  5J022AA01 ,  5J022AA11 ,  5J022BA05 ,  5J022BA06 ,  5J022BA07 ,  5J022CA01 ,  5J022CD03 ,  5J022CE04 ,  5J022CE05 ,  5J022CE08 ,  5J022CG01
引用特許:
出願人引用 (8件)
全件表示
審査官引用 (7件)
全件表示

前のページに戻る