特許
J-GLOBAL ID:200903073129456623

組込型データ処理システムおよびシステムプログラム修正方法

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-173016
公開番号(公開出願番号):特開2001-005658
出願日: 1999年06月18日
公開日(公表日): 2001年01月12日
要約:
【要約】【課題】ROMの置き換え/書き換えの仕組みや、フック機構を用意することなく、ROM上のシステムプログラムを安全、確実に修正できるようにする。【解決手段】バスコントローラ12のアドレス変換部121は、ROM13に格納されたオペレーティングシステムの不具合の修正のために利用される。すなわち、オペレーティングシステムの不具合が発見された場合には、ROM13上の不具合の原因となる命令を指定するCPU11からの物理メモリアドレスの値は、アドレス変換部121によって、修正した命令が存在する物理メモリアドレスの値に変換される。これにより、不具合の原因となる命令の代わりに、それを修正した命令がCPU11に取り込まれる。よって、ROM13の置き換え/書き換えの仕組みや、フック機構を用意することなく、オペレーティングシステムを安全、確実に修正することができる。
請求項(抜粋):
システムプログラムをROM上に格納し、そのROM上の命令を実行する組込型データ処理システムにおいて、CPUと、前記CPUからの物理メモリアドレスに従って前記ROMを含む前記システム上のメモリをアクセスするバスコントローラであって、前記CPUからの特定の物理メモリアドレスを他の物理メモリアドレスに変換するためのアドレス変換情報に基づいて、前記ROM上の不具合の原因となる命令の物理メモリアドレスを、修正した命令が存在する物理メモリアドレスに変換して出力するバスコントローラとを具備することを特徴とする組込型データ処理システム。
Fターム (1件):
5B076EB05
引用特許:
審査官引用 (2件)
  • 情報処理装置
    公報種別:公開公報   出願番号:特願平4-030877   出願人:日本電気ホームエレクトロニクス株式会社
  • 半導体記憶装置
    公報種別:公開公報   出願番号:特願平8-142954   出願人:株式会社東芝

前のページに戻る